[实用新型]像素电路以及半导体器件有效
申请号: | 202120643620.2 | 申请日: | 2021-03-30 |
公开(公告)号: | CN215644492U | 公开(公告)日: | 2022-01-25 |
发明(设计)人: | T·贝尔热;M·奈扬斯;A·旺代勒·贝尔图;M·吉耶尔梅;P·布龙 | 申请(专利权)人: | 意法半导体(克洛尔2)公司 |
主分类号: | H01L27/146 | 分类号: | H01L27/146 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 董莘 |
地址: | 法国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 以及 半导体器件 | ||
1.一种像素电路,其特征在于,包括:
包括导电元件的互连结构;
绝缘层,在所述互连结构的表面上并且与所述表面接触,所述导电元件与所述表面共面;
开口,穿过所述绝缘层到达所述导电元件;
侧壁,延伸远离所述导电元件;
电极,在所述导电元件上并且与所述导电元件接触、在所述侧壁上以及在所述绝缘层的表面上;以及
膜,在所述电极上、在所述开口中以及在所述绝缘层的所述表面上,所述膜被配置为当在所述像素电路的工作波长处的射线到达所述像素电路时,将光子转换成电子-空穴对。
2.根据权利要求1所述的像素电路,其特征在于,所述互连结构包括半导体衬底,所述电极完全覆盖在所述开口的底部中的所述导电元件,以及所述膜包括胶体量子点。
3.一种半导体器件,其特征在于,包括:
衬底;
互连结构,在所述衬底上,所述互连结构包括:
第一绝缘层,具有第一表面;
导电元件,具有第二表面,所述第二表面与所述第一绝缘层的所述第一表面共面;
第二绝缘层,在所述互连结构上,所述第二绝缘层具有第三表面;
开口,穿过所述第二绝缘层到达所述导电元件;
所述第二绝缘层的侧壁与所述导电元件对齐,并且延伸远离所述导电元件;
第一电极,在所述第二绝缘层的所述第三表面上、在所述侧壁上以及在所述开口中的所述导电元件上;以及
感光膜,在所述第一电极上、在所述开口中以及在所述第二绝缘层的所述第三表面上。
4.根据权利要求3所述的半导体器件,其特征在于,所述导电元件在第一方向上具有第一尺寸,所述开口在所述第一方向上具有第二尺寸,所述第二尺寸小于所述第一尺寸,以及所述第一电极在所述第一方向上包括第三尺寸,所述第三尺寸大于所述第一尺寸。
5.根据权利要求4所述的半导体器件,其特征在于,所述第一电极在与所述第一方向横切的第二方向上包括第四尺寸,所述开口在所述第二方向上包括第五尺寸,所述第五尺寸比所述第四尺寸大至少十倍,以及所述膜包括第六尺寸,所述第六尺寸比所述第五尺寸大至少两倍。
6.根据权利要求3所述的半导体器件,其特征在于,进一步包括在所述膜上的第二电极,所述第一电极包括第一端和第二端,所述第一端与所述第二绝缘层的所述第三表面交叠,并且所述第二端与所述第二绝缘层的所述第三表面交叠,所述第一端以及所述第二端比所述导电元件的端部距所述侧壁更远。
7.根据权利要求3所述的半导体器件,其特征在于,所述衬底包括半导体层,并且多个CMOS组件被形成在所述半导体层中并且与所述半导体层相邻,以及所述互连结构被电耦合至所述CMOS组件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(克洛尔2)公司,未经意法半导体(克洛尔2)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202120643620.2/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的