[发明专利]一种时钟传输电路在审
申请号: | 202210012410.2 | 申请日: | 2022-01-06 |
公开(公告)号: | CN114499571A | 公开(公告)日: | 2022-05-13 |
发明(设计)人: | 张瑜诚;田甜;吴斌 | 申请(专利权)人: | 浙江科睿微电子技术有限公司 |
主分类号: | H04B1/40 | 分类号: | H04B1/40 |
代理公司: | 北京众达德权知识产权代理有限公司 11570 | 代理人: | 查薇 |
地址: | 310051 浙江省杭州市滨*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 传输 电路 | ||
1.一种时钟传输电路,其特征在于,包括:
时钟输入端,所述时钟输入端用于输入差分时钟信号;
时钟输出端,所述时钟输出端用于输出差分时钟信号;
多级反相器链路,所述多级反相器链路是分布式的,所述多级反相器链路设置在所述时钟输入端和所述时钟输出端之间,所述多级反相器链路包括多个级联的直流耦合反相器单元,相邻的两个级联的所述直流耦合反相器单元之间通过设定长度的级联传输线电连接。
2.根据权利要求1所述的时钟传输电路,其特征在于,还包括:
单侧电源线路;
所述直流耦合反相器单元包括两个直流耦合反相器,分别为第一直流耦合反相器和第二直流耦合反相器,所述第一直流耦合反相器设置于所述单侧电源线路与所述第二直流耦合反相器之间,所述单侧电源线路用于向每个所述直流耦合反相器供电。
3.根据权利要求2所述的时钟传输电路,其特征在于,在相邻的两个级联的所述直流耦合反相器单元之间,上一级所述直流耦合反相器单元中的所述第一直流耦合反相器的输出端与下一级所述直流耦合反相器单元中的所述第二直流耦合反相器的输入端电连接,上一级所述直流耦合反相器单元中的所述第二直流耦合反相器的输出端与下一级所述直流耦合反相器单元中的所述第一直流耦合反相器的输入端电连接。
4.根据权利要求2所述的时钟传输电路,其特征在于,在所述时钟输入端指向所述时钟输出端的方向上,所述多级反相器链路内多个级联的所述直流耦合反相器单元对于所述差分时钟信号的放大倍数,按照级联顺序呈增加趋势。
5.根据权利要求4所述的时钟传输电路,其特征在于,所述多级反相器链路内多个级联的所述直流耦合反相器单元划分为低级放大单元、中级放大单元和高级放大单元,所述中级放大单元设置在所述低级放大单元和所述高级放大单元之间,所述低级放大单元相对于所述中级放大单元靠近所述时钟输入端设置,所述高级放大单元相对于所述中级放大单元靠近所述时钟输出端设置,所述低级放大单元、所述中级放大单元和所述高级放大单元均分别包括至少一级所述直流耦合反相器单元;
所述低级放大单元对于从所述时钟输入端输入的所述差分时钟信号的放大倍数为基准放大倍数;
所述中级放大单元对于所述差分时钟信号的放大倍数是所述基准放大倍数的M倍;
所述高级放大单元对于所述差分时钟信号的放大倍数是所述基准放大倍数的K倍,其中,所述M和K均为大于1的自然数,且K>M。
6.根据权利要求5所述的时钟传输电路,其特征在于,M=4,K=16。
7.根据权利要求4所述的时钟传输电路,其特征在于,在所述时钟输入端指向所述时钟输出端的方向上,所述多级反相器链路内的多个级联的所述直流耦合反相器单元内的MOS管的沟道尺寸按照级联顺序呈增加趋势。
8.根据权利要求1所述的时钟传输电路,其特征在于,还包括:
初级自偏置反相模块,所述初级自偏置反相模块设置于所述时钟输入端与所述多级反相器链路之间。
9.根据权利要求8所述的时钟传输电路,其特征在于,所述初级自偏置反相模块包括自偏置反相器,所述自偏置反相器的输入端通过电容与所述时钟输入端电连接,所述自偏置反相器的输入端与输出端之间设置有电阻,所述自偏置反相器的输出端与所述多级反相器链路电连接。
10.根据权利要求1所述的时钟传输电路,其特征在于,所述设定长度的取值为一个或两个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江科睿微电子技术有限公司,未经浙江科睿微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210012410.2/1.html,转载请声明来源钻瓜专利网。