[发明专利]一种提高显示屏稳定性的GIP电路及其驱动方法在审

专利信息
申请号: 202210027491.3 申请日: 2022-01-11
公开(公告)号: CN114170989A 公开(公告)日: 2022-03-11
发明(设计)人: 刘泰安;贾浩;郑剑花;林剑峰 申请(专利权)人: 福建华佳彩有限公司
主分类号: G09G3/36 分类号: G09G3/36;G09G3/3266;G09G3/3225;G09G3/20
代理公司: 福州君诚知识产权代理有限公司 35211 代理人: 戴雨君
地址: 351100 福*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 提高 显示屏 稳定性 gip 电路 及其 驱动 方法
【权利要求书】:

1.一种提高显示屏稳定性的GIP电路,其特征在于:其包括晶体管T1、T2、T3、T4、T5、T6、T7、T8、T9、T10、T11、T12、T13、T14、T15、T16和电容C1;

T1的栅极连接Gn-4,T1的漏极连接VGH,T1的源极连接Q点;

T2的栅极连接Q点,T2的漏极连接P1点,T2的源极连接VGL;

T3的栅极连接P1点,T3的漏极连接Q点,T3的源极连接S点;

T4的栅极连接Q点,T4的漏极连接CK(n),T4的源极连接Gn;

T5的栅极连接P2点,T5的漏极连接Gn,T5的源极连接VGL;

T6的栅极连接P1点,T6的漏极连接Gn,T6的源极连接VGL;

T7的栅极连接Gn+4,T7的漏极连接VGL,T7的源极连接Q点;

T8的栅极和漏极连接V2,T8的源极连接P1点;

T9的栅极和漏极连接V1,T9的源极连接P2点;

T10的栅极连接V1,T10的漏极连接P1点,T10的源极VGL;

T11的栅极连接V2,T11的漏极连接P2点,T11的源极连接VGL;

T12的栅极连接Q点,T12的漏极连接P2点,T12的源极连接VGL;

T13的栅极连接P2点,T13的漏极连接S点,T13的源极连接Q点;

T14的栅极连接Q点,T14的漏极连接S点,T14的源极连接VGH;

T15的栅极连接P1点,T15的漏极连接S点,T15的源极连接VGL;

T16的栅极连接P2点,T16的漏极连接S点,T16的源极连接VGL;

C1的一极板连接Q点,C1的另一极板连接Gn。

2.根据权利要求1所述的一种提高显示屏稳定性的GIP电路,其特征在于:T15、T16的器件尺寸大于T14,T2的器件尺寸大于T8,T12的器件尺寸大于T9。

3.根据权利要求1所述的一种提高显示屏稳定性的GIP电路,其特征在于:GIP电路设置于显示面板上,且位于所述显示面板的一侧。

4.根据权利要求3所述的一种提高显示屏稳定性的GIP电路,其特征在于:显示面板为OLED显示面板或者LCD显示面板。

5.根据权利要求1所述的一种提高显示屏稳定性的GIP电路,其特征在于:还包括驱动IC,Gn、Gn-4、Gn+4与驱动IC连接。

6.根据权利要求1所述的一种提高显示屏稳定性的GIP电路,其特征在于:晶体管T1、T2、T3、T4、T5、T6、T7、T8、T9、T10、T11、T12、T13、T14、T15、T16均为薄膜晶体管。

7.一种提高显示屏稳定性的GIP电路的驱动方法,应用于根据权利要求1至6任一项所述的一种提高显示屏稳定性的GIP电路,其特征在于:方法包括正帧部分和负帧部分,具体以下步骤:

针对正帧时:将V1设置为VGL,同时将V2设为VGH;

t1时刻:Gn-4输出高电位,使得Q点为高电位;使得P1点为低电位,T11、T12开启,P2点由高电位变为低电位,S点为高电位;CKn、CKn+4、Gn、Gn+4和VGL维持在低电位;

t2时刻:Gn-4输出低电位, CKn为高电位,使得Gn为高电位,Q点由于C1电容耦合电位再拉高;CKn+4、Gn+4和VGL维持在低电位;

t3时刻:CKn输出低电位,Q点由于C1电容耦合电位降低,Gn输出低电位; Gn-4、CKn+4、Gn+4和VGL维持在低电位;

t4时刻:CKn+4输出高电位,Gn+4输出高电位,使得Q点为低电位,P1点为高电位,P2点为低电位,S点为低电位,Q点通过T3、T15放电;CKn、Gn-4、Gn和VGL维持在低电位;

针对负帧时:将V1设置为VGH,同时将V2设为VGL;

t1时刻:Gn-4输出高电位,使得Q点为高电位,使得P2点为低电位;T2、T10开启,P1点由高电位被拉至低电位;S点为高电位;CKn、CKn+4、Gn、Gn+4和VGL维持在低电位;

t2时刻:Gn-4输出低电位, CKn由低电位变为高电位,使得Gn为高电位,Q点由于C1电容耦合作用电位再拉高; CKn+4、Gn+4和VGL维持在低电位;

t3时刻:CKn输出低电位,Q点由于C1电容耦合电位降低,Gn输出低电位; Gn-4、CKn+4、Gn+4和VGL维持在低电位;

t4时刻:CKn+4输出高电位,Gn+4输出高电位,使得Q点由高电位变为低电位,P2点拉至高电位,S点由高电位变为低电位,Q点通过T13、T16放电;CKn、Gn-4、Gn和VGL维持在低电位。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建华佳彩有限公司,未经福建华佳彩有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202210027491.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top