[发明专利]脉冲生成器和包括脉冲生成器的图像传感器在审
申请号: | 202210029999.7 | 申请日: | 2022-01-12 |
公开(公告)号: | CN114827494A | 公开(公告)日: | 2022-07-29 |
发明(设计)人: | 吴赫;金成容;尹范洙 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H04N5/345 | 分类号: | H04N5/345;H04N5/3745 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 张川绪;史泉 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 脉冲 生成器 包括 图像传感器 | ||
1.一种图像传感器,包括:
计数码生成器,被配置为生成计数码;
像素阵列,包括至少一个像素;
相关双采样电路,被配置为:将从所述至少一个像素输出的像素信号的大小与斜坡信号的大小进行比较,并且输出比较信号;
脉冲生成器,被配置为基于比较信号生成与第一时钟信号同步的脉冲信号;以及
计数器电路,被配置为:基于与比较信号的电平的转变对应的脉冲信号,对计数码的码值进行锁存。
2.根据权利要求1所述的图像传感器,其中,脉冲生成器包括:
时钟同步电路,被配置为基于比较信号输出与第一时钟信号同步的上拉信号和下拉信号;
上拉锁存器电路,被配置为基于上拉信号生成第一输出信号;
下拉锁存器电路,被配置为基于下拉信号生成第二输出信号;以及
输出电路,被配置为基于第一输出信号和第二输出信号生成脉冲信号。
3.根据权利要求2所述的图像传感器,其中,时钟同步电路被配置为:
从上拉锁存器电路接收第一反馈信号,并且基于第一反馈信号和比较信号输出上拉信号,以及
从下拉锁存器电路接收第二反馈信号,并且基于第二反馈信号和比较信号输出下拉信号。
4.根据权利要求3所述的图像传感器,其中,时钟同步电路包括:
第一与非门,被配置为接收比较信号和第一反馈信号;
第一反相器,被配置为:基于来自第一与非门的输出信号进行操作,并且通过将第一时钟信号反相来输出上拉信号;以及
第一晶体管,被配置为:基于来自第一与非门的输出信号进行操作,并且连接到第一反相器的输出端子。
5.根据权利要求4所述的图像传感器,其中,时钟同步电路还包括:
第二与非门,被配置为接收比较信号和第二反馈信号;
第二反相器,被配置为:基于来自第二与非门的输出信号进行操作,并且通过将第一时钟信号反相来输出下拉信号;以及
第二晶体管,被配置为:基于来自第二与非门的输出信号进行操作,并且连接到第二反相器的输出端子。
6.根据权利要求5所述的图像传感器,其中,
第一晶体管包括NMOS晶体管,并且
第二晶体管包括PMOS晶体管。
7.根据权利要求3所述的图像传感器,其中,上拉锁存器电路包括:
第三反相器,被配置为:基于上拉信号和通过将第一反馈信号反相而获得的第一反相反馈信号进行操作,并且通过将第一输出信号反相来输出第一信号;
第一或非门,被配置为接收第一信号和复位信号;
第四反相器,被配置为:基于第一反相反馈信号和上拉信号进行操作,并且通过将来自第一或非门的输出信号反相来输出第一信号;
第二或非门,被配置为:接收第一信号和上拉信号,并且输出第一反相反馈信号;
第一非门,被配置为通过将第一反相反馈信号反相来输出第一反馈信号;以及
第三与非门,被配置为:接收第一反相反馈信号和来自第一或非门的输出信号,并且输出第一输出信号。
8.根据权利要求7所述的图像传感器,其中,
第三反相器的输出端子连接到第四反相器的输出端子,并且
第三与非门的输出端子连接到第三反相器的输入端子。
9.根据权利要求3所述的图像传感器,其中,下拉锁存器电路包括:
第五反相器,被配置为:基于下拉信号和第二反馈信号进行操作,并且通过将第二输出信号反相来输出第二信号;
第四与非门,被配置为接收第二信号和通过将复位信号反相而获得的反相复位信号;
第六反相器,被配置为:基于第二反馈信号和下拉信号进行操作,并且通过将来自第四与非门的输出信号反相来输出第二信号;
第五与非门,被配置为:接收第二信号和下拉信号,并且输出第二反馈信号;以及
第三或非门,被配置为:接收第二反馈信号和来自第四与非门的输出信号,并且输出第二输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210029999.7/1.html,转载请声明来源钻瓜专利网。