[发明专利]一种PCB封装模型的构建方法在审
申请号: | 202210032244.2 | 申请日: | 2022-01-12 |
公开(公告)号: | CN114364135A | 公开(公告)日: | 2022-04-15 |
发明(设计)人: | 张振楠;刘波;汤小平 | 申请(专利权)人: | 清能德创电气技术(北京)有限公司 |
主分类号: | H05K3/00 | 分类号: | H05K3/00;H05K3/30;H05K1/11 |
代理公司: | 北京知呱呱知识产权代理有限公司 11577 | 代理人: | 胡乐 |
地址: | 100176 北京市大兴区北京经济*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 pcb 封装 模型 构建 方法 | ||
本发明公开了一种PCB封装模型的构建方法。该方法包括:根据高压元器件资料中推荐的封装示意图及PCB板通孔焊盘制作标准,设计并绘制所述高压元器件对应的PCB封装模型;根据在实际电路中所述高压元器件需要满足的电气间隙和爬电距离,确定实际PCB封装中相邻焊盘边缘间距的最小值,并判断绘制的PCB封装模型中相邻焊盘边缘间距是否达到所述最小值;若判断未到达,对绘制的PCB封装模型进行焊盘设计的优化,将焊盘形状优化为椭圆形。在高压器件的引脚间距满足爬电距离的要求,而PCB封装的封装焊盘不满足安规条件时,根据本发明提供的方法,能够对焊盘设计进行优化,使得优化后得到的PCB封装模型既可满足爬电距离的要求,又可增大通流,并且能够节约成本。
技术领域
本申请涉及电路板封装技术领域,特别是涉及一种PCB封装模型的构建方法。
背景技术
如图1所示,爬电距离是沿绝缘表面测得的两个导电零部件之间或导电零部件与设备防护界面之间的最短路径。在设计高电压大电流的功率电路板时,要特别注意爬电距离是否满足要求,从而保证电路板和整机设备的安全可靠性。
功率变换电路中,高压器件常用通孔插装器件、直插型封装的焊盘,有耐高压,通流大的优点。然而,虽然有些高压器件的实物引脚间距满足爬电距离的要求,但是PCB板上封装焊盘之间的间距过小,使得无法满足安规要求,给研发人员的器件选型带来了很多麻烦。
对于器件实物的引脚间距满足安规要求,而封装焊盘无法满足的情况,研发人员只能另外选型,比如选择同一系列中,焊盘间距更大的端子,但是相应的,端子的整体尺寸也会增大,对于空间有限的PCB板来说,端子尺寸增大不利于PCB的布板,成本也会增加。
发明内容
基于此,针对上述技术问题,提供一种PCB封装模型的构建方法。
为了实现上述目的,本发明提供如下技术方案:
一种PCB封装模型的构建方法,应用于PCB板上插装高压元器件的封装,所述方法包括:
步骤一,根据高压元器件资料中推荐的封装示意图及PCB板通孔焊盘制作标准,设计并绘制所述高压元器件对应的PCB封装模型;
步骤二,根据在实际电路中所述高压元器件需要满足的电气间隙和爬电距离,确定实际PCB封装中相邻焊盘边缘间距的最小值,并判断步骤一中绘制的PCB封装模型中相邻焊盘边缘间距是否达到所述相邻焊盘边缘间距的最小值;
步骤三,若判断步骤一中绘制的PCB封装模型中相邻焊盘边缘间距小于所述相邻焊盘边缘间距的最小值,对于步骤一中绘制的PCB封装模型,进行焊盘设计的优化,将焊盘形状优化为椭圆形。
优选地,所述PCB板通孔焊盘制作标准是IPC-7251标准。
优选地,步骤一中所设计并绘制的PCB封装模型包括PCB焊盘的位置及丝印外形。
优选地,步骤三中所述的进行焊盘设计的优化,具体包括:
减小有爬电距离要求的方向上的焊盘尺寸,使焊盘的边缘间距满足相邻焊盘边缘间距的最小值,并且增大无爬电距离要求的方向上的焊盘尺寸,最终得到满足安规要求的PCB封装模型。
进一步优选地,所述减小有爬电距离要求的方向上的焊盘尺寸,是通过减小有爬电距离要求的方向上的焊环宽度来实现的;所述增大无爬电距离要求的方向上的焊盘尺寸,是通过增大无爬电距离要求的方向上的焊环宽度来实现的。
进一步优选地,所述步骤三还包括:
若由于焊盘尺寸减小,导致焊环宽度小于最小可加工的焊环宽度,根据所述高压元器件的端子插针的尺寸,缩小焊盘孔径或将焊盘孔径设计为椭圆形,来满足PCB加工工艺的要求。
进一步优选地,所述的最小可加工的焊环宽度为3mil。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清能德创电气技术(北京)有限公司,未经清能德创电气技术(北京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210032244.2/2.html,转载请声明来源钻瓜专利网。