[发明专利]一种超高速动态电流积分型采样电路在审
申请号: | 202210082333.8 | 申请日: | 2022-01-24 |
公开(公告)号: | CN114567326A | 公开(公告)日: | 2022-05-31 |
发明(设计)人: | 李登全;赵阳;刘晓贤;刘术彬;沈易;朱樟明 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H03M1/12 | 分类号: | H03M1/12;H03M1/00 |
代理公司: | 西安嘉思特知识产权代理事务所(普通合伙) 61230 | 代理人: | 王萌 |
地址: | 710000 陕*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 超高速 动态 电流 积分 采样 电路 | ||
1.一种超高速动态电流积分型采样保持电路,其特征在于,包括:放电采样电路、N路状态控制电路和N路采样电容;
其中,每一路状态控制电路的输出连接一路采样电容,每一路状态控制电路的输入共同连接所述放电采样电路的输出;
所述放电采样电路,用于将差分模拟输入信号由电压形式转化为电流形式;
其中,电流形式的差分模拟输入信号与电压形式的差分模拟输入信号形成线性关系;
每一路状态控制电路,用于根据自身输入的逻辑时序形成不同的控制状态,并在不同的控制状态下对自身连接的采样电容进行充放电,完成对所述差分模拟输入信号的超低功耗采样以及保持过程;
其中,每个控制状态电路对电流形式的信号处理过程形成一个通道,多个控制状态电路受多个逻辑时序控制形成控制状态实现多个通道的时域交织。
2.如权利要求1所述的超高速动态电流积分型采样保持电路,其特征在于,所述放电采样电路包括:由两个低阈值电压NMOS管构成的主输入差分对、两个中等阈值电压NMOS管构成的辅助输入差分对及两个源极负反馈电阻;
其中,两个低阈值电压NMOS管的栅极分别接入一个模拟输入信号,以对所述模拟输入信号进行缓冲,两个模拟输入信号构成差分。
3.如权利要求2所述的超高速动态电流积分型采样保持电路,其特征在于,状态控制电路形成的控制状态包括复位阶段、采样阶段以及保持阶段,
在复位状态下,每一路状态控制电路将直连的采样电容充电至与电源电压(VDD)相同;在采样阶段,每一路状态控制电路通过放电采样电路对直连的采样电容放电;在保持阶段,每一路状态控制电路直连的采样电容与状态控制电路以及放电采样电路断开,以实现全动态的充放电模式,使得超高速动态电流积分型采样保持电路静态功耗为零,实现超低功耗采样。
4.如权利要求3所述的超高速动态电流积分型采样保持电路,其特征在于,所述放电采样电路包括:第一mos管(M1)、第二mos管(M2)、第三mos管(M3)、第四mos管(M4)、第一电阻(RD1)以及第二电阻(RD2);
所述第一mos管(M1)的源极连接第三mos管(M3)的漏极以及第一电阻(RD1)的一端;所述第一mos管(M1)的栅极连接第三mos管(M3)的栅极作为第一输入端接入第一输入信号(VINN);所述第二mos管(M2)的栅极连接第四mos管(M4)的栅极作为第二输入端接入第二输入信号(VINP);所述第一mos管(M1)以及第二mos管(M2)的漏极分别连接一路状态控制电路,所述第一电阻(RD1)的另一端以及第一电阻(RD1)的另一端连接在一起接入电源地;
其中,所述第一mos管(M1)以及第二mos管(M2)构成主输入差分对;所述第三mos管(M3)以及第四mos管(M3)构成辅助输入差分对,第一输入信号(VINN)以及第二输入信号(VINP)构成差分。
5.如权利要求4所述的超高速动态电流积分型采样保持电路,其特征在于,状态控制电路控制放电采样的时间为固定时间tint,在保持阶段每一路采样电容上的电压为
其中,Vin表示输入信号电压,Gm表示放电采样电路的跨导,Cs表示采样电容容值,VDD表示电源电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210082333.8/1.html,转载请声明来源钻瓜专利网。