[发明专利]一种单粒子多瞬态脉冲宽度检测系统在审

专利信息
申请号: 202210218076.6 申请日: 2022-03-04
公开(公告)号: CN114527333A 公开(公告)日: 2022-05-24
发明(设计)人: 刘保军;杨晓阔;雍霄驹;陈名华;罗湘燕;张爽;王新;赵汉武 申请(专利权)人: 中国人民解放军空军工程大学航空机务士官学校
主分类号: G01R29/02 分类号: G01R29/02
代理公司: 郑州银河专利代理有限公司 41158 代理人: 张凯
地址: 464000*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 粒子 瞬态 脉冲宽度 检测 系统
【权利要求书】:

1.一种单粒子多瞬态脉冲宽度检测系统,其特征在于:包括

靶电路,用于表征辐射环境下产生的单粒子多瞬态脉冲,其输出作为触发开关电路的输入;

触发开关电路,包括2个并行的D触发器,其一路输出作为中速缓冲链路的输入,另一路同时作为低速缓冲链路和高速缓冲链路的输入;

低速缓冲链路,采用结构、参数相同的若干个数据缓冲器串联组成的缓冲链路,每个缓冲器的输出作为低触发链路的时钟信号输入;

中速缓冲链路,采用结构、参数相同的若干个数据缓冲器串联组成的缓冲链路,每个缓冲器的输出既作为低触发链路的数据输入,也作为高触发链路的时钟信号输入;

高速缓冲链路,采用结构、参数相同的若干个数据缓冲器串联组成的缓冲链路,每个缓冲器的输出作为高触发链路的数据输入;

低触发链路,由结构、参数相同的若干个D触发器并行组成的触发链路,每个D触发器的时钟信号源于低速缓冲链路的对应输出,数据信号源于中速缓冲链路的对应输出,其输出作为与门链路的一个输入;

高触发链路,由结构、参数相同的若干个D触发器并行组成的触发链路,每个D触发器的时钟信号源于中速缓冲链路的对应输出,数据信号源于高速缓冲链路的对应输出,其输出作为与门链路的一个输入;

与门链路,由结构、参数相同的若干组两输入与门并行组成的链路,其中一路输入源于低触发链路对应的输出,另一路输入源于高触发链路对应的输出,其输出作为锁存链路的输入;

锁存链路,由若干组锁存结构串联组成,每组锁存结构由1个数据选择器和1个D触发器串联组成,用于锁存或移位输入信号;

自触发控制电路,用于控制电路的复位、信号的锁存或移位、脉冲计数。

2.如权利要求1所述的单粒子多瞬态脉冲宽度检测系统,其特征在于:低速缓冲链路、中速缓冲链路、高速缓冲链路的缓冲延时依次缩短。

3.如权利要求1所述的单粒子多瞬态脉冲宽度检测系统,其特征在于:所述触发开关电路包括的D触发器结构相同,但触发时钟边沿不同,一个是时钟上升沿触发,一个是时钟下降沿触发。

4.如权利要求1所述的单粒子多瞬态脉冲宽度检测系统,其特征在于:所述锁存链路通过锁存或移位信号的控制,实现数据的并行锁存和串行移位功能。

5.如权利要求1所述的单粒子多瞬态脉冲宽度检测系统,其特征在于:所述自触发控制电路包括两输入或门、两输入与门、加固的D触发器和数据缓冲器,或门的输入端连接触发开关电路的两个输出端,其输出作为D触发器的时钟控制的输入,D触发器的输出作为与门的输入端,与门的输出作为第2个D触发器的数据输入,与门链路的输出作为第2个D触发器的时钟控制的输入,第2个D触发器的输出分别作为锁存或移位、复位的输入,从而实现数据的串行读取和系统状态的复位功能。

6.如权利要求5所述的单粒子多瞬态脉冲宽度检测系统,其特征在于:D触发器是采用抗辐射加固的D触发器。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军空军工程大学航空机务士官学校,未经中国人民解放军空军工程大学航空机务士官学校许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202210218076.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top