[发明专利]一种基于BMS的快速加解密算法的检测方法和电子设备在审
申请号: | 202210232406.7 | 申请日: | 2022-03-09 |
公开(公告)号: | CN114640477A | 公开(公告)日: | 2022-06-17 |
发明(设计)人: | 陈晓敦;阮进鹏;吴国庆 | 申请(专利权)人: | 福建云众动力科技有限公司 |
主分类号: | H04L9/34 | 分类号: | H04L9/34 |
代理公司: | 厦门龙格思汇知识产权代理有限公司 35251 | 代理人: | 钟毅虹 |
地址: | 350109 福建省福州*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 bms 快速 解密 算法 检测 方法 电子设备 | ||
1.一种基于BMS的快速加解密算法的检测方法,其特征在于,所述检测方法包括以下步骤:
步骤一:将电池BMS中的一个字节的8个Bit分别通过特定编码进行表示;其中,特定编码具体为,Bit7-Bit0分别通过0x80、0x40、0x20、0x10、0x08、0x04、0x02和0x01来表示;
步骤二:将要发送的数字中的每一个字节通过步骤一的特定编码进行加密;
步骤三:将步骤二加密后的数据,按照特定编码进行解密后得到发送的数字的每一个字节。
2.根据权利要求1所述一种基于BMS的快速加解密算法的检测方法,其特征在于,所述步骤二的特定编码进行加密具体为,将8个Bit的编码通过Bit7更换为Bit5、Bit6更换为Bit0、Bit5更换为Bit7、Bit4更换为Bit4、Bit3更换为Bit6、Bit2更换为Bit3、Bit1更换为Bit2和Bit0更换为Bit1来实现。
3.根据权利要求2所述一种基于BMS的快速加解密算法的检测方法,其特征在于,将Bit7的0x80更换为Bit5的0x20;
将Bit6的0x40更换为Bit0的0x01;
将Bit5的0x20更换为Bit7的0x80;
将Bit4的0x10更换为Bit4的0x10;
将Bit3的0x08更换为Bit6的0x40;
将Bit2的0x04更换为Bit3的0x08;
将Bit1的0x02更换为Bit2的0x04;
将Bit0的0x01更换为Bit1的0x02。
4.根据权利要求1所述一种基于BMS的快速加解密算法的检测方法,其特征在于,所述步骤三的特定编码进行解密具体为,将8个Bit的编码通过Bit5更换为Bit7、Bit0更换为Bit6、Bit7更换为Bit5、Bit4更换为Bit4、Bit6更换为Bit3、Bit3更换为Bit2、Bit2更换为Bit1和Bit1更换为Bit0来实现。
5.根据权利要求4所述一种基于BMS的快速加解密算法的检测方法,其特征在于,将Bit5的0x20更换为Bit7的0x80;
将Bit0的0x01更换为Bit6的0x40;
将Bit7的0x80更换为Bit5的0x20;
将Bit4的0x10更换为Bit4的0x10;
将Bit6的0x40更换为Bit3的0x08;
将Bit3的0x08更换为Bit2的0x04;
将Bit2的0x04更换为Bit1的0x02;
将Bit1的0x02更换为Bit0的0x01。
6.一种电子设备,其特征在于,包括处理器、通信接口、存储器和通信总线,其中,处理器,通信接口,存储器通过通信总线完成相互间的通信;
存储器,用于存放计算机程序;
处理器,用于执行存储器上所存放的程序时,实现权利要求1-5任一所述的方法步骤。
7.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质内存储有计算机程序,所述计算机程序被处理器执行时实现权利要求1-5任一所述的方法步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建云众动力科技有限公司,未经福建云众动力科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210232406.7/1.html,转载请声明来源钻瓜专利网。