[发明专利]时延信号的自动校准方法、装置、终端设备及存储介质在审
申请号: | 202210415970.2 | 申请日: | 2022-04-20 |
公开(公告)号: | CN114860633A | 公开(公告)日: | 2022-08-05 |
发明(设计)人: | 李亚朋 | 申请(专利权)人: | 深圳市双翼科技股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F13/28 |
代理公司: | 深圳中一联合知识产权代理有限公司 44414 | 代理人: | 刘永康 |
地址: | 518000 广东省深圳市宝安区石岩街*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 自动 校准 方法 装置 终端设备 存储 介质 | ||
本申请适用于参数校准技术领域,提供了一种时延信号的自动校准方法、装置、终端设备及存储介质,方法包括:确定读时延参数的第一调整范围及写时延参数的第二调整范围,根据第一调整范围和第二调整范围确定时延调整矩形区域,根据时延调整矩形区域访问双倍数据速率处理器,并接收双倍数据速率处理器返回的数据结果,根据数据结果选取满足预设条件的多个备选时延参数,根据多个备选时延参数确定目标时延参数,根据目标时延参数对双倍数据速率处理器进行校准。本申请基于时延调整矩形区域动态选取目标时延参数,实现读写时延信号的自动校准,减小生产成本,提高阻抗控制精度及系统稳定性,从而提高数据处理效率。
技术领域
本申请属于参数校准技术领域,尤其涉及一种时延信号的自动校准方法、装置、终端设备及可读存储介质。
背景技术
一般情况下,嵌入式终端设备内会安装有双倍数据速率处理器(Double DataRate,DDR)。DDR的接口属于高速信号接口,对时序要求较高,对PCB板和传输线路的阻抗要求高。
在嵌入式产品的批量生产过程中,因为成本限制,难以满足DDR所需的严格的阻抗控制,在阻抗控制不当时,会影响道高速DDR数据的读写效率。而在DDR时序中,最关键的信号是双速(Duel Rate)对齐的输入输出(Data Inputs/Output,DQ)信号和数据选通脉冲(Data Strobe,DQS)信号。导致偶发DDR不稳定造成系统死机或者重启的现象,影响嵌入式终端设备的整体质量。
相关的时序信号校准方法通常是根据大量样本和试验测试,确定一个稳定性比较好的微调参数,并固化到软件版本中,然而上述方法灵活性差,不能满足不同PCB板的差异,阻抗控制精度较小。
发明内容
本申请实施例提供了一种时延信号的自动校准方法、装置、终端设备及可读存储介质,可以解决相关的时序信号校准方法存在的灵活性差,无法满足不同PCB板的差异,阻抗控制精度较小的问题。
第一方面,本申请实施例提供了一种时延信号的自动校准方法,包括:
确定读时延参数的第一调整范围及写时延参数的第二调整范围;
根据所述第一调整范围和第二调整范围确定时延调整矩形区域;
根据所述时延调整矩形区域访问双倍数据速率处理器,并接收所述双倍数据速率处理器返回的数据结果,根据所述数据结果选取满足预设条件的多个备选时延参数;
根据多个所述备选时延参数确定目标时延参数,根据所述目标时延参数对所述双倍数据速率处理器进行校准。
在一个实施例中,所述根据所述第一调整范围和第二调整范围确定时延调整矩形区域,包括:
确定所述第一调整范围中的读时延参数最大值和读时延参数最小值;
确定所述第二调整范围中的写时延参数最大值和写时延参数最小值;
根据所述读时延参数最大值、读时延参数最小值、写时延参数最大值及写时延参数最小值构建时延调整矩形区域。
在一个实施例中,所述根据所述时延调整矩形区域访问双倍数据速率处理器,并接收所述双倍数据速率处理器返回的数据结果之前,包括:
选取所述双倍数据速率处理器中的一个目标区域;
将预设数据写入所述目标区域,并清空高速缓冲存储器。
在一个实施例中,所述根据所述时延调整矩形区域访问双倍数据速率处理器,并接收所述双倍数据速率处理器返回的数据结果,根据所述数据结果选取满足预设条件的多个备选时延参数,包括:
按照预设顺序遍历所述时延调整矩形区域中的每对时延参数,将每对时延参数输入至所述双倍数据速率处理器中;所述每对时延参数包括读时延参数和写时延参数;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市双翼科技股份有限公司,未经深圳市双翼科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210415970.2/2.html,转载请声明来源钻瓜专利网。