[发明专利]服务器开机卡顿优化方法、系统、终端及存储介质在审
申请号: | 202210612488.8 | 申请日: | 2022-05-31 |
公开(公告)号: | CN114816552A | 公开(公告)日: | 2022-07-29 |
发明(设计)人: | 张国奇;周帅 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F9/4401 | 分类号: | G06F9/4401;G06F11/30;G06F11/07 |
代理公司: | 济南舜源专利事务所有限公司 37205 | 代理人: | 张营磊 |
地址: | 215100 江苏省苏州*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 服务器 开机 优化 方法 系统 终端 存储 介质 | ||
本发明涉及AMD X86服务器技术领域,具体提供一种服务器开机卡顿优化方法、系统、终端及存储介质,包括:在开机过程中利用BIOS监控CPU初始化状态;若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。本发明通过固件BIOS系统的控制机制,弥补AMD CPU服务器在极端操控环境中的异常现象,同时不影响设备的功能和使用效果,助力更多CPU平台服务器服务与国产事业的发展。
技术领域
本发明属于AMD X86服务器技术领域,具体涉及一种服务器开机卡顿优化方法、系统、终端及存储介质。
背景技术
目前的AMD X86 CPU在性能上已经完全超越了Intel的服务器,但是在生态环境的适配上,可能需要市场和时间的磨练。对于AMD Milan系列的服务器,在模拟极端环境的使用过程中,出现一些问题即在连续的开关机测试(如DC reboot测试)在开机上电过程中,卡在CPU进行初始化时状态显示界面无法BIOS POST界面进入OS操作系统的问题。
发明内容
针对现有技术的上述不足,本发明提供一种服务器开机卡顿优化方法、系统、终端及存储介质,以解决上述技术问题。
第一方面,本发明提供一种服务器开机卡顿优化方法,包括:
在开机过程中利用BIOS监控CPU初始化状态;
若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
进一步的,在开机过程中利用BIOS监控CPU初始化状态,包括:
通过BIOS监控CPU与PCIe设备的链路连接状态判断CPU初始化状态是否存在异常,若BIOS监控到CPU与PCIe设备的链路连接状态为无法通信状态,则判定CPU初始化状态存在异常。
进一步的,若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常,包括:
通过BIOS对CPU初始化失败的寄存器进行多次训练的恢复操作;
若CPU初始化状态未恢复,则通过BIOS向BMC下发硬件恢复指令,以使BMC对所述寄存器重复执行上下电;
若CPU初始化状态未恢复,则对所述寄存器的恢复电位讯号进行多次训练。
第二方面,本发明提供一种服务器开机卡顿优化系统,包括:
状态监控单元,用于在开机过程中利用BIOS监控CPU初始化状态;
异常处理单元,用于若CPU初始化状态异常,则对CPU初始化失败的寄存器重复进行恢复操作,直至CPU初始化状态恢复正常。
进一步的,所述状态监控单元包括:
监控模块,用于通过BIOS监控CPU与PCIe设备的链路连接状态判断CPU初始化状态是否存在异常,若BIOS监控到CPU与PCIe设备的链路连接状态为无法通信状态,则判定CPU初始化状态存在异常。
进一步的,所述异常处理单元包括:
第一处理模块,用于通过BIOS对CPU初始化失败的寄存器进行多次训练的恢复操作;
第二处理模块,用于若CPU初始化状态未恢复,则通过BIOS向BMC下发硬件恢复指令,以使BMC对所述寄存器重复执行上下电;
第三处理模块,用于若CPU初始化状态未恢复,则对所述寄存器的恢复电位讯号进行多次训练。
第三方面,提供一种终端,包括:
处理器、存储器,其中,
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210612488.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种喷涂自动遮蔽装置
- 下一篇:考虑舒适性的自动紧急制动自适应控制方法