[发明专利]链路参数的配置方法、装置、设备和介质有效
申请号: | 202210673599.X | 申请日: | 2022-06-14 |
公开(公告)号: | CN115048235B | 公开(公告)日: | 2023-05-23 |
发明(设计)人: | 李东新 | 申请(专利权)人: | 北京百度网讯科技有限公司 |
主分类号: | G06F11/07 | 分类号: | G06F11/07;G06F13/42 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 骆文欣 |
地址: | 100085 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 参数 配置 方法 装置 设备 介质 | ||
本公开提供了一种链路参数的配置方法、装置、设备、介质、程序产品和芯片,涉及计算机技术领域,尤其涉及高速串行传输和芯片技术。具体实现方案为:获取经链路训练得到的目标数据通路的训练参数列表,其中,所述训练参数列表中包括多组链路参数值;响应于所述目标数据通路上的误码率高于预设阈值,遍历所述训练参数列表,并从所述训练参数列表中选择第一目标链路参数值;按照所述第一目标链路参数值对所述目标数据通路进行配置。本公开可以提高高速串行传输链路的响应速度,改善链路传输质量,提高链路的稳定性和可靠性。
技术领域
本公开涉及计算机技术领域,尤其涉及高速串行传输和芯片技术,具体涉及一种链路参数的配置方法、装置、设备、介质、程序产品和芯片。
背景技术
当前,在高速数字传输系统设计中,大部分都采用高速串行传输结构进行,例如PCIe(peripheral component interconnect express,高速串行计算机扩展总线标准)、SAS(Serial Attached SCSI,串行连接SCSI接口)/SATA(Serial Advanced TechnologyAttachment,串行高级技术附件)和USB 3.0(Universal Serial Bus,通用串行总线)等。随着传输速率的提升,传输链路信号完整性问题已经成为阻碍高速串行传输链路设计的一大难题。
为了解决这一难题,在高速串行传输结构中普遍采用去加重和均衡技术,来补偿链路对于高低频信号不同损耗的问题。同时,为了适应不同传输链路环境的需要,采用linktraining(链路训练)技术来自适应调整均衡参数值。在链路出现比特bit错误时重新训练,并修正参数,从而达到修复链路错误的目的。
然而,上述现有技术目前仍然无法完全匹配链路传输的环境要求,从而带来链路的不稳定性,甚至出现系统设备丢失或者业务中断等严重问题。
发明内容
本公开提供了一种链路参数的配置方法、装置、设备、介质、程序产品和芯片。
根据本公开的一方面,提供了一种链路参数的配置方法,包括:
获取经链路训练得到的目标数据通路的训练参数列表,其中,所述训练参数列表中包括多组链路参数值;
响应于所述目标数据通路上的误码率高于预设阈值,遍历所述训练参数列表,并从所述训练参数列表中选择第一目标链路参数值;
按照所述第一目标链路参数值对所述目标数据通路进行配置。
根据本公开的另一方面,提供了一种链路参数的配置装置,包括:
训练参数列表获取模块,用于获取经链路训练得到的目标数据通路的训练参数列表,其中,所述训练参数列表中包括多组链路参数值;
训练参数列表遍历模块,用于响应于所述目标数据通路上的误码率高于预设阈值,遍历所述训练参数列表,并从所述训练参数列表中选择第一目标链路参数值;
链路参数配置模块,用于按照所述第一目标链路参数值对所述目标数据通路进行配置。
根据本公开的另一方面,提供了一种电子设备,包括:
至少一个处理器;以及
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行本公开任意实施例所述的链路参数的配置方法。
根据本公开的另一方面,提供了一种存储有计算机指令的非瞬时计算机可读存储介质,所述计算机指令用于使计算机执行本公开任意实施例所述的链路参数的配置方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京百度网讯科技有限公司,未经北京百度网讯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210673599.X/2.html,转载请声明来源钻瓜专利网。