[发明专利]PCIE设备时钟保持装置、方法和可读存储介质在审
申请号: | 202210730551.8 | 申请日: | 2022-06-24 |
公开(公告)号: | CN115167611A | 公开(公告)日: | 2022-10-11 |
发明(设计)人: | 李妍;郝沁汾 | 申请(专利权)人: | 无锡芯光互连技术研究院有限公司 |
主分类号: | G06F1/06 | 分类号: | G06F1/06;G06F1/14;G06F13/40 |
代理公司: | 杭州华知专利事务所(普通合伙) 33235 | 代理人: | 杨秀芳 |
地址: | 214000 江苏省无锡*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | pcie 设备 时钟 保持 装置 方法 可读 存储 介质 | ||
1.一种PCIE设备时钟保持装置,其特征在于,具体包括:
PCIE交换芯片,所述PCIE交换芯片用于实时获取本板时钟数据;
延时电路,所述延时电路用于在预设时间内保留所述PCIE交换芯片的发射数据,其中,所述发射数据从所述PCIE交换芯片的发射端发出;
时钟提取电路,所述时钟提取电路用于从所述发射数据中恢复时钟数据以完成时钟提取;
时钟锁定电路,所述时钟锁定电路用于锁定所述时钟数据;
时钟选择电路,所述时钟选择电路用于选取所述时钟数据作为本板可用时钟;
时钟驱动电路,所述时钟驱动电路用于基于所述本板可用时钟提供本板业务时钟;
其中,所述延时电路的输入端与所述PCIE交换芯片的发射端电性连接,所述延时电路的输出端与所述PCIE交换芯片的接收端电性连接;所述时钟提取电路的输入端与所述延时电路的输出端电性连接,所述时钟提取电路的输出端与所述时钟锁定电路的输入端电性连接;所述时钟锁定电路的输出端与所述时钟选择电路的输入端电性连接;所述时钟选择电路的输出端与所述时钟驱动电路的输入端电性连接;所述时钟驱动电路的输出端与所述PCIE交换芯片的输入端电性连接。
2.根据权利要求1所述的一种PCIE设备时钟保持装置,其特征在于,还包括时钟发生器,所述时钟发生器用于提供所述本板可用时钟,其中,所述时钟发生器的输出端与所述时钟选择电路的输入端电性连接。
3.根据权利要求1所述的一种PCIE设备时钟保持装置,其特征在于,所述时钟选择电路的输入端还电性连接有外部时钟输入单元,用于获取外部时钟输入数据。
4.根据权利要求1所述的一种PCIE设备时钟保持装置,其特征在于,所述延时电路将所述发射数据送回到所述PCIE交换芯片的接收端,所述PCIE交换芯片的发射端和接收端作还回处理。
5.一种PCIE设备时钟保持方法,其特征在于,所述方法如下步骤:
监测本板系统时钟的状态,其中,
当监测到所述本板系统时钟出现故障时,执行如下方法步骤:
获取本板时钟数据并从PCIE交换芯片的发射端发出;
在预设时间内保留所述PCIE交换芯片的发射数据;
从所述发射数据中恢复时钟数据以完成时钟提取;
锁定所述时钟数据;
选取所述时钟数据作为本板可用时钟;
基于所述本板可用时钟提供本板业务时钟。
6.根据权利要求5所述的一种PCIE设备时钟保持方法,其特征在于,当监测到所述本板系统时钟未出现故障时,获取时钟选择电路的选择数据,以切换不同的所述本板业务时钟。
7.根据权利要求5所述的一种PCIE设备时钟保持方法,其特征在于,当监测到所述本板系统时钟未出现故障时,所述方法还包括获取时钟发生器提供的本板可用时钟数据或获取外部时钟输入数据。
8.根据权利要求5所述的一种PCIE设备时钟保持方法,其特征在于,所述方法还包括从所述PCIE交换芯片的其中一路下行业务通道提取所述本板时钟数据。
9.根据权利要求5所述的一种PCIE设备时钟保持方法,其特征在于,所述方法还包括在所述本板系统时钟出现故障且修复后,提取当前系统时钟作为所述本板业务时钟。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中包括一种PCIE设备时钟保持方法程序,所述PCIE设备时钟保持方法程序被处理器执行时,实现如权利要求5至9中任一项所述的一种PCIE设备时钟保持方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡芯光互连技术研究院有限公司,未经无锡芯光互连技术研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210730551.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:碎米率云在线检测方法及装置
- 下一篇:一种仿生高吸附性吸盘