[发明专利]版图修改方法、装置、电子设备及计算机可读存储介质有效
申请号: | 202210829070.2 | 申请日: | 2022-07-15 |
公开(公告)号: | CN114912410B | 公开(公告)日: | 2022-10-11 |
发明(设计)人: | 曹灿;彭书涛;邹京;曾炎;曾朵朵 | 申请(专利权)人: | 飞腾信息技术有限公司 |
主分类号: | G06F30/392 | 分类号: | G06F30/392;G06F30/394;G06F30/398 |
代理公司: | 北京超凡宏宇专利代理事务所(特殊普通合伙) 11463 | 代理人: | 王思楠 |
地址: | 300450 天津市滨海新*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 版图 修改 方法 装置 电子设备 计算机 可读 存储 介质 | ||
1.一种版图修改方法,其特征在于,包括:
获取版图中所有添加有通孔支柱via pillar的单元端口;
删除各所述单元端口中的目标单元端口的via pillar;其中,所述目标单元端口为:被判定为非必须添加via pillar的单元端口;所述被判定为非必须添加via pillar的单元端口为:寄生参数小于预设的寄生参数标准,且连接非时钟网络的单元端口;
对所述目标单元端口进行普通绕线处理。
2.如权利要求1所述的版图修改方法,其特征在于,获取版图中所有添加有via pillar的单元端口,包括:
获取所述版图中的所有叠孔的叠孔信息;所述叠孔信息中包括所述叠孔的类型信息和所述叠孔的位置信息;
根据各所述叠孔的类型信息,识别出所述叠孔中所有的所述via pillar;
根据各所述via pillar的位置信息,从所述版图中确定出各所述via pillar对应的单元端口。
3.如权利要求1所述的版图修改方法,其特征在于,删除各所述单元端口中的目标单元端口的via pillar,包括:
根据各第一目标via pillar的类型信息,确定各所述目标via pillar对应的寄生参数标准;所述第一目标via pillar为连接非时钟网络的单元端口的所述via pillar;
删除各所述第一目标via pillar中,对应的单元端口的寄生参数小于该第一目标viapillar的寄生参数标准的各第二目标via pillar。
4.如权利要求1所述的版图修改方法,其特征在于,所述寄生参数包括以下至少之一:
电阻寄生参数;
电容寄生参数。
5.如权利要求1所述的版图修改方法,其特征在于,对所述目标单元端口进行普通绕线处理之后,所述方法还包括:
对所述目标单元端口所连接的网络进行物理设计规则检查,并对违反所述物理设计规则的位置进行修复。
6.一种版图修改装置,其特征在于,包括:
获取模块,用于获取版图中所有添加有通孔支柱via pillar的单元端口;
删除模块,用于删除各所述单元端口中的目标单元端口的via pillar;其中,所述目标单元端口为:被判定为非必须添加via pillar的单元端口;所述被判定为非必须添加viapillar的单元端口为:寄生参数小于预设的寄生参数标准,且连接非时钟网络的单元端口;
处理模块,对所述目标单元端口进行普通绕线处理。
7.一种电子设备,其特征在于,包括:处理器和存储器;所述处理器用于执行所述存储器中存储的一个或多个程序,以实现如权利要求1-5任一项所述的方法。
8.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质存储有一个或者多个程序,所述一个或者多个程序在被一个或者多个处理器执行时,使得所述处理器执行如权利要求1-5任一项所述的方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于飞腾信息技术有限公司,未经飞腾信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210829070.2/1.html,转载请声明来源钻瓜专利网。