[发明专利]一种基于国密算法的加/解密芯片、方法、设备和介质在审
申请号: | 202210975761.3 | 申请日: | 2022-08-15 |
公开(公告)号: | CN115348363A | 公开(公告)日: | 2022-11-15 |
发明(设计)人: | 张志勇 | 申请(专利权)人: | 西安万像电子科技有限公司 |
主分类号: | H04N1/44 | 分类号: | H04N1/44;H04L9/40;G06F21/60 |
代理公司: | 西安亚信智佳知识产权代理事务所(普通合伙) 61241 | 代理人: | 骆怡洁 |
地址: | 710065 陕西省西安市高*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 算法 解密 芯片 方法 设备 介质 | ||
1.一种基于国密算法的加/解密芯片,其特征在于,包括:
中央处理器,用于发送待加密/待解密数据的第一数据信息;
国密算法硬件计算单元,用于接收所述第一数据信息,根据所述第一数据信息从存储器中获取所述待加密/待解密数据并对所述待加密/待解密数据进行加密/解密处理得到加密/解密数据;
所述国密算法硬件计算单元还用于将加密/解密数据存储至所述存储器,并向所述中央处理器发送所述加密/解密数据的第二数据信息;
所述中央处理器还用于根据所述第二数据信息控制通信单元从所述存储器中获取所述加密/解密数据并传输;
其中,所述第一数据信息包括第一数据起始位置信息和第一数据大小信息,所述第二数据信息包括第二数据起始位置和第二数据大小信息。
2.根据权利要求1所述基于国密算法的加/解密芯片,其特征在于,所述国密算法硬件计算单元为硬件IP核。
3.根据权利要求2所述基于国密算法的加/解密芯片,其特征在于,所述硬件IP核为通过布线方式设置在所述基于国密算法的加/解密芯片上的集成电路。
4.根据权利要求2所述基于国密算法的加/解密芯片,其特征在于,所述硬件IP核为一集成电路芯片,镶嵌安装于所述基于国密算法的加/解密芯片上。
5.根据权利要求1-4任一项所述基于国密算法的加/解密芯片,其特征在于,所述存储器为双倍速率同步动态随机存储器。
6.根据权利要求5所述基于国密算法的加/解密芯片,其特征在于,所述国密算法硬件计算单元通过直接内存存取器从所述存储器中获取所述待加密/待解密数据,及将加密/解密数据存储至所述存储器。
7.一种基于国密算法的加/解密方法,其特征在于,包括:
国密算法硬件计算单元接收中央处理器发送的待加密/待解密数据的第一数据信息,所述第一数据信息包括第一数据起始位置信息和第一数据大小信息;
所述国密算法硬件计算单元根据所述第一数据信息从存储器中获取所述待加密/待解密数据;
所述国密算法硬件计算单元对所述待加密/待解密数据进行加密/解密处理得到加密/解密数据;
所述国密算法硬件计算单元将所述加密/解密数据存储至所述存储器;
所述国密算法硬件计算单元将所述加密/解密数据在所述存储器的第二数据信息发送至中央处理器,所述第二数据信息包括第二数据起始位置和第二数据大小信息。
8.一种基于国密算法的加/解密方法,其特征在于,包括:
中央处理器向国密算法硬件计算单元发送待加密/待解密数据的第一数据信息,所述第一数据信息包括第一数据起始位置信息和第一数据大小信息;
所述中央处理器接收所述国密算法硬件计算单元发送的加密/解密数据的第二数据信息,所述第二数据信息包括第二数据起始位置和第二数据大小信息;
所述中央处理器根据所述第二数据信息,控制通信单元从存储器中获取所述加密/解密数据并传输。
9.一种电子设备,其特征在于,所述电子设备包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现权利要求7-8任一项所述基于国密算法的加/解密方法的步骤。
10.一种计算机可读存储介质,其特征在于,存储有计算机程序,所述计算机程序被处理器执行时实现权利要求7-8任一项所述基于国密算法的加/解密方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安万像电子科技有限公司,未经西安万像电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210975761.3/1.html,转载请声明来源钻瓜专利网。