[发明专利]输出级电路及运算放大器在审
申请号: | 202211013626.7 | 申请日: | 2022-08-23 |
公开(公告)号: | CN115378381A | 公开(公告)日: | 2022-11-22 |
发明(设计)人: | 严波;方超敏;王悦 | 申请(专利权)人: | 北京普源精电科技有限公司 |
主分类号: | H03F3/45 | 分类号: | H03F3/45 |
代理公司: | 苏州锦尚知识产权代理事务所(普通合伙) 32502 | 代理人: | 李洋;李丹 |
地址: | 100089 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出 电路 运算放大器 | ||
1.一种输出级电路,应用于运算放大器,其特征在于,包括:
用于与输入级电路连接的第一输入端和第二输入端;所述输入级电路与所述输出级电路共同应用于所述运算放大器,所述输入级电路用于提供差分电压信号至所述第一输入端和所述第二输入端;
用于提供输出信号的输出端;
用于连接第一电源的第一电源节点;
用于连接第二电源的第二电源节点;其中,电源电压存在于所述第一电源节点与所述第二电源节点之间;
第一晶体管,连接于上拉电流路径中;其中,所述上拉电流路径从所述第一电源节点延伸至所述输出端;所述第一晶体管的栅极与所述第一输入端连接;
第二晶体管,连接于下拉电流路径中;其中,所述下拉电流路径从所述输出端延伸至所述第二电源节点;所述第二晶体管的栅极与所述第二输入端连接;
级联晶体管模块,与所述第一晶体管垂直级联于所述上拉电流路径中,和/或,与所述第二晶体管垂直级联于所述下拉电流路径中。
2.根据权利要求1所述的输出级电路,其特征在于,所述级联晶体管模块包括第一级联晶体管模块,所述第一级联晶体管模块至少包括第三晶体管和第四晶体管。
3.根据权利要求2所述的输出级电路,其特征在于,还包括:
第一偏置电路,用于将第一偏置信号传输至所述第三晶体管的栅极,所述第一偏置电路连接在电源电压和接地端之间。
4.根据权利要求3所述的输出级电路,其特征在于,所述第一级联晶体管模块与所述第一晶体管垂直级联于所述上拉电流路径中;
所述第三晶体管的源极与所述第一晶体管的漏极连接;
所述第一偏置电路连接在电源电压和接地端之间,包括:所述第一偏置电路的一端连接至第三电源节点,所述第一偏置电路的另一端连接至接地端;所述第三电源节点与所述第一电源节点彼此独立。
5.根据权利要求2或3所述的输出级电路,其特征在于,还包括:
第二偏置电路,用于将第二偏置信号传输至所述第四晶体管的栅极,所述第二偏置电路连接在所述输出端和接地端之间。
6.根据权利要求2所述的输出级电路,其特征在于,所述第一级联晶体管模块与所述第一晶体管垂直级联于所述上拉电流路径中;
所述级联晶体管模块还包括:第二级联晶体管模块,与所述第二晶体管垂直级联于所述下拉电流路径中;所述第二级联晶体管模块与所述第一级联晶体管模块不同。
7.根据权利要求6所述的输出级电路,其特征在于,所述第二级联晶体管模块包括双极结型晶体管。
8.根据权利要求6或7所述的输出级电路,其特征在于,还包括:
第三偏置电路,用于将第三偏置信号传输至所述第二级联晶体管模块所包括的晶体管的栅极,所述第三偏置电路包括偏置晶体管,所述偏置晶体管与所述第二级联晶体管模块所包括的晶体管组成电流镜结构。
9.根据权利要求6或7所述的输出级电路,其特征在于,还包括:
第三偏置电路,用于将第三偏置信号传输至所述第二级联晶体管模块所包括的晶体管的栅极,所述第三偏置电路连接在所述第二电源节点和接地端之间。
10.一种运算放大器,其特征在于,包括:
用于提供差分电压信号的输入级电路,以及如权利要求1-9中任意一项所述的输出级电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京普源精电科技有限公司,未经北京普源精电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211013626.7/1.html,转载请声明来源钻瓜专利网。