[发明专利]一种基于EPLD的基站GNSS时钟同步方法及系统在审
申请号: | 202211130831.1 | 申请日: | 2022-09-16 |
公开(公告)号: | CN116033539A | 公开(公告)日: | 2023-04-28 |
发明(设计)人: | 赵前程;赵鑫鑫;姜凯;胡雷钧 | 申请(专利权)人: | 山东浪潮科学研究院有限公司 |
主分类号: | H04W56/00 | 分类号: | H04W56/00 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 孙晶伟 |
地址: | 250100 山东省济*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 epld 基站 gnss 时钟 同步 方法 系统 | ||
1.一种基于EPLD的基站GNSS时钟同步方法,其特征是利用基站GNSS时钟同步系统进行时钟同步,所述基站GNSS时钟同步系统包括GNSS时钟处理模块和同步码流定时模块,
所述GNSS时钟处理模块包括GNSS接收模块、EPLD鉴相模块、CPU、dac、OCXO时钟源和EPLD分频模块,
所述同步码流定时模块包括PLL、EPLD分频模块和SCC模块,
通过GNSS接收模块接收GPS卫星信号,输出GPS PP1S信号至EPLD鉴相模块,通过OCXO时钟源输出两路10MHz信号,其中一路10MHz信号经GNSS时钟处理模块内EPLD分频模块分频为OCXO PP1S信号并输送至EPLD鉴相模块,通过EPLD鉴相模块将OCXO PP1S信号和GPS PP1S信号进行鉴相处理,生成相位超前或滞后标志,并计算OCXO PP1S和GPS PP1S的差值,通过EPLD鉴相模块将差值发送至CPU,通过CPU处理差值后控制DAC输出相应的电压值,调整OCXO时钟源的频率输出,
通过OCXO时钟源输出的另一路10MHz信号进入PLL,通过PLL倍频后输出多路时钟信号,其中一路时钟信号接入EPLD鉴相模块,作为EPLD鉴相模块的鉴相时钟,另一路时钟信号经同步码流定时模块中EPLD分频模块分频得到40ms信号并输送至SSC模块,用于同步码流定时输出,通过EPLD鉴相模块输送PP1S信号至同步码流定时模块中EPLD分频模块,所述PP1S信号为OCXO PP1S的单脉冲信号,通过将所述PP1S信号作为同步码流的40ms定时输出的同步复位信号,用于清除外部干扰造成的40ms时钟偏移。
2.根据权利要求1所述的一种基于EPLD的基站GNSS时钟同步方法,其特征是所述通过EPLD鉴相模块将OCXO PP1S信号和GPS PP1S信号进行鉴相处理,生成相位超前或滞后标志,包括:
若生成相位超前标志,则OCXO PP1S信号超前于GPS PP1S信号,说明OCXO时钟源运行频率高于10MHz,
若生成相位滞后标志,则OCXO PP1S信号滞后于GPS PP1S信号,说明OCXO时钟源运行频率低于10MHz。
3.根据权利要求1或2所述的一种基于EPLD的基站GNSS时钟同步方法,其特征是所述通过CPU处理差值后控制DAC输出相应的电压值,调整OCXO时钟源的频率输出,包括:
通过CPU对差值进行滤波处理,再根据处理后差值通过SPI写寄存器控制DAC输出相应的电压值,调整OCXO时钟源的频率输出。
4.根据权利要求1所述的一种基于EPLD的基站GNSS时钟同步方法,其特征是通过GNSS接收模块利用SMA天线接收GPS卫星信号,输出GPS PP1S信号,通过CPU利用UART接口对GNSS接收模块进行初始化配置,读取相关信号。
5.根据权利要求1所述的一种基于EPLD的基站GNSS时钟同步方法,其特征是所述PLL为AD9523,内部有2级锁相环,输出61.44MHz时钟信号用于同步码流和鉴相使用。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东浪潮科学研究院有限公司,未经山东浪潮科学研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211130831.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种自旋气门
- 下一篇:一种新型塑料金属化方法及其得到的工件