[发明专利]基于SPI的通信系统有效
申请号: | 202211322781.7 | 申请日: | 2022-10-27 |
公开(公告)号: | CN115695878B | 公开(公告)日: | 2023-08-04 |
发明(设计)人: | 王安良;肖昊 | 申请(专利权)人: | 北京华建云鼎科技股份公司 |
主分类号: | H04N21/426 | 分类号: | H04N21/426;H04N21/418;H04N21/61;G06F13/40;G06F13/42;H04L69/06 |
代理公司: | 北京锺维联合知识产权代理有限公司 11579 | 代理人: | 丁慧玲 |
地址: | 100086 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 spi 通信 系统 | ||
1.一种基于SPI的通信系统,其特征在于,
包括第一FPGA模块、第一ARM模块、安装在FPGA上的处理模块、存储有计算机程序的存储器和处理器,所述第一FPGA模块包括FPGA寄存器;
所述第一FPGA模块与第一ARM模块之间通过TSI接口以及SPI接口相连接,所述TSI接口为传送流传输接口,所述SPI接口为串行外设接口,所述TSI接口用于在所述第一FPGA模块与第一ARM模块之间传输数据,所述SPI接口用于在所述第一FPGA模块与第一ARM模块之间传输控制命令,所述控制命令基于预设的SPI数据结构生成;
所述预设的SPI数据结构包括读写标识数据段、读写目标数据段、读写类型数据段、目标地址数据段、目标信息数据段,所述读写标识数据段用于存储读或写的标识,其中,所述读写目标数据段用于存储读写目标标识,读写目标包括FPGA寄存器或安装在FPGA上的处理模块;所述读写类型包括处理模块通用存储读写标识、处理模块属性存储读写标识、处理模块IO读写标识、空标识;所述目标地址数据段用于存储目标地址信息,所述目标信息数据段用于存储目标信息;
当所述处理器执行所述计算机程序时,实现以下步骤:
步骤D1、所述第一ARM模块基于所述预设的SPI数据结构生成目标控制命令;
步骤D2、所述第一ARM模块将所述目标控制命令通过所述SPI接口传输给FPGA寄存器;
步骤D3、所述第一FPGA模块从所述FPGA寄存器解析所述目标控制命令,获取读写标识、读写目标、读写类型、目标地址信息和目标信息,若读写标识为读,则执行步骤D4,若读写标识为写,则执行步骤D5;
步骤D4、所述第一FPGA模块按照读写类型从所述读写目标对应的目标地址信息中获取对应的目标读取数据,并将目标读取数据通过TSI接口返回给第一ARM模块;
步骤D5、所述第一FPGA模块按照读写类型从所述目标信息写入读写目标对应的目标地址信息中。
2.根据权利要求1所述的系统,其特征在于,
所述系统包括M个安装在FPGA上的处理模块{C1,C2,…,CM},Ci为第i个处理模块,i的取值范围为1到M,所述读写目标标识为{C1,C2,…,CM}或FPGA寄存器对应的标识中的任意一个,所述系统还包括输入模块和输出模块,所述输入模块设置在第一FPGA模块或第一ARM模块上,所述输出模块设置在第一FPGA模块或第一ARM模块上。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京华建云鼎科技股份公司,未经北京华建云鼎科技股份公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211322781.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:多路ASI信号处理系统
- 下一篇:卫星信号处理系统