[发明专利]主机、数据处理系统、方法、电子设备及存储介质在审
申请号: | 202211327036.1 | 申请日: | 2022-10-26 |
公开(公告)号: | CN115629881A | 公开(公告)日: | 2023-01-20 |
发明(设计)人: | 余再强;李明铭 | 申请(专利权)人: | 北京奕斯伟计算技术股份有限公司 |
主分类号: | G06F9/50 | 分类号: | G06F9/50;G06N3/063;G06F9/445 |
代理公司: | 北京市立方律师事务所 11330 | 代理人: | 张筱宁 |
地址: | 100176 北京市北京经济技*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 主机 数据处理系统 方法 电子设备 存储 介质 | ||
本申请实施例提供了一种主机、数据处理系统、方法、电子设备及存储介质,涉及人工智能。该主机包括:算子解析模块,用于对待加载算子进行解析,得到对应的解析结果;算子加载模块,用于将解析结果存储至存储器,并将解析结果对应的位置信息发送给数字信号处理器,以供数字信号处理器基于位置信息,从存储器中调用对应的解析结果。本申请实施例通过主机完成算子的解析和加载,让数字信号处理器专注于数据的处理,提升了数据处理的性能和效率;降低了数字信号处理器代码编写的复杂度,减少了开发成本,提升了开发效率;通过设置多个待加载算子,实现单次多算子的加载,提高了算子加载的效率、灵活性和可扩展性,进一步提高了数据处理的效率。
技术领域
本申请涉及人工智能技术领域,具体而言,本申请涉及一种主机、数据处理系统、方法、电子设备及存储介质。
背景技术
随着神经网络的发展,在设备中嵌入处理器的需求不断增加,嵌入式处理器可以用来执行神经网络模型中的多种算子,常见的嵌入式处理器,例如DSP(Digital SignalProcessing,数字信号处理器)提供了算子加载以及算子执行等功能。
现有技术中算子加载、算子解析、算子执行、算子卸载等都集中在数字信号处理器进行处理,数据处理效率较低。
发明内容
本申请实施例提供了一种主机、数据处理系统、方法、电子设备及存储介质,可以解决现有技术中数据处理较低的问题。
所述技术方案如下:
根据本申请实施例的一个方面,提供了一种主机,该主机包括算子解析模块和算子加载模块;
所述算子解析模块用于对待加载算子进行解析,得到对应的解析结果;
所述算子加载模块用于将所述解析结果存储至存储器,并将所述解析结果对应的位置信息发送给数字信号处理器,以供所述数字信号处理器基于所述位置信息,从所述存储器中调用对应的解析结果。
可选地,所述算子加载模块包括第一交互单元;
所述位置信息包括入口地址,所述算子加载模块在将所述解析结果对应的位置信息发送给所述数字信号处理器,以供所述数字信号处理器基于所述位置信息,从所述存储器中调用对应的解析结果时,包括:
所述第一交互单元将所述解析结果对应的入口地址发送给所述数字信号处理器,以供所述数字信号处理器基于所述入口地址,从所述存储器中调用对应的解析结果。
可选地,所述算子加载模块包括第二交互单元;
所述位置信息包括位置索引标识,所述算子加载模块在将所述解析结果对应的位置信息发送给所述数字信号处理器,以供所述数字信号处理器基于所述位置信息,从所述存储器中调用对应的解析结果时,包括:
所述第二交互单元将所述解析结果对应的位置索引标识发送给所述数字信号处理器,以供所述数字信号处理器基于所述位置索引标识,在所述存储器中定位并调用对应的解析结果。
可选地,所述算子加载模块包括第三交互单元;
所述第三交互单元用于将待执行算子的算子标识信息发送给所述数字信号处理器,以供所述数字信号处理器基于所述算子标识信息,从所述存储器中调用并执行对应的解析结果;所述待执行算子包含于所述待加载算子。
可选地,该主机还包括算子卸载模块,所述算子卸载模块包括闲置算子确定单元和卸载单元;
所述闲置算子确定单元用于确定闲置算子信息;
所述卸载单元用于将所述闲置算子信息发送给所述数字信号处理器,以供所述数字信号处理器基于所述闲置算子信息,释放对应的闲置算子的内存资源。
所述闲置算子确定单元用于接收闲置算子信息;
或
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京奕斯伟计算技术股份有限公司,未经北京奕斯伟计算技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211327036.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:移相组件及天线
- 下一篇:术前空间配准方法及装置、计算机设备、存储介质