[发明专利]设计半导体集成电路布局的方法及执行该方法的设计系统在审
申请号: | 202211463313.1 | 申请日: | 2022-11-21 |
公开(公告)号: | CN116502586A | 公开(公告)日: | 2023-07-28 |
发明(设计)人: | 金钟赫;崔明真;崔允起 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F30/394 | 分类号: | G06F30/394 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 范心田;倪斌 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 设计 半导体 集成电路 布局 方法 执行 系统 | ||
1.一种设计半导体集成电路的布局的方法,所述方法包括:
接收定义所述半导体集成电路的输入数据;
通过基于所述输入数据执行布置和布线PR过程来确定所述半导体集成电路的第一布局,其中,所述第一布局包括多个块、多个标准单元、多条电源配线、多条接地配线、多条时钟配线和多条信号配线;
选择所述第一布局的目标区域,其中,所述目标区域能够容纳至少一条附加的电源配线和至少一条附加的接地配线;以及
通过修改第一布局以在目标区域中包括所述至少一条附加的电源配线和所述至少一条附加的接地配线来确定所述半导体集成电路的第二布局。
2.根据权利要求1所述的方法,其中,所述第一布局的所述目标区域的选择包括:
选择所述半导体集成电路的要包括在所述目标区域中的部分区域。
3.根据权利要求2所述的方法,其中,所述半导体集成电路的所述部分区域的选择包括:
选择所述半导体集成电路中包括的第一区域作为所述目标区域,所述第一区域与所述半导体集成电路的角或边缘相邻。
4.根据权利要求3所述的方法,其中,所述多个块包括宏块和存储块,
其中,所述宏块被放置为与所述半导体集成电路的中心相邻,
其中,所述存储块被放置为与所述半导体集成电路的所述角或所述边缘相邻,并且
其中,所述第一区域与所述存储块中的至少一个存储块相对应。
5.根据权利要求2所述的方法,其中,所述半导体集成电路的所述部分区域的选择包括:
基于所述半导体集成电路中包括的第一区域的配线密度小于参考配线密度,选择所述第一区域作为所述目标区域。
6.根据权利要求5所述的方法,其中,所述第一区域包括所述多条时钟配线中的至少一条时钟配线和所述多条信号配线中的至少一条信号配线,并且
其中,所述第一区域的所述配线密度是基于所述至少一条时钟配线和所述至少一条信号配线来确定的。
7.根据权利要求5所述的方法,其中,所述第一区域包括所述多条电源配线中的至少一条电源配线和所述多条接地配线中的至少一条接地配线,并且
其中,所述第一区域的所述配线密度是基于所述至少一条电源配线和所述至少一条接地配线来确定的。
8.根据权利要求2所述的方法,其中,所述部分区域的选择包括:
基于放置在所述半导体集成电路中包括的第一区域中的配线宽度小于参考宽度,选择所述第一区域作为所述目标区域。
9.根据权利要求1所述的方法,其中,所述目标区域的选择包括:
选择所述半导体集成电路中包括的所述多个块之中的第一块的要包括在所述目标区域中的部分子区域。
10.根据权利要求9所述的方法,其中,所述部分子区域的选择包括:
选择所述第一块中包括的第一子区域作为所述目标区域,所述第一子区域与所述第一块的角或边缘相邻。
11.根据权利要求9所述的方法,其中,所述部分子区域的选择包括:
基于所述第一块中包括的第一子区域的配线密度小于参考配线密度,选择所述第一子区域作为所述目标区域。
12.根据权利要求9所述的方法,其中,所述部分子区域的选择包括:
基于放置在所述第一块中包括的第一子区域中的配线宽度小于参考宽度,选择所述第一子区域作为目标区域。
13.根据权利要求1所述的方法,其中,所述第二布局的确定包括:
在所述目标区域中包括的空白空间中放置所述至少一条附加的电源配线和所述至少一条附加的接地配线;以及
将所述至少一条附加的电源配线和所述多条电源配线电连接,并且将所述至少一条附加的接地配线和所述多条接地配线电连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211463313.1/1.html,转载请声明来源钻瓜专利网。