[发明专利]数据处理方法、装置、电子设备及存储介质在审
申请号: | 202211480567.4 | 申请日: | 2022-11-23 |
公开(公告)号: | CN115756385A | 公开(公告)日: | 2023-03-07 |
发明(设计)人: | 张齐鹏;谢鑫;张楠赓 | 申请(专利权)人: | 杭州嘉楠耘智信息科技有限公司 |
主分类号: | G06F7/52 | 分类号: | G06F7/52;G06F7/544 |
代理公司: | 北京市中伦律师事务所 11410 | 代理人: | 吴迪 |
地址: | 310000 浙江省杭州市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据处理 方法 装置 电子设备 存储 介质 | ||
本公开提供了一种数据处理方法、装置、电子设备及存储介质,其中,该方法包括:获取待输入的两个初始数据;对初始数据进行拆分处理,得到符合目标乘法器的输入条件的拆分数据;基于拆分数据进行乘法运算,得到运算结果。这里的拆分处理是结合目标乘法器的输入条件的拆分,一定程度上能够最大化的利用乘法器的位宽,这样,即使输入的初始数据的位宽远远大于乘法器的位宽,也能够进行有效的乘法运算,计算资源的利用率较高。
技术领域
本公开涉及计算机技术领域,具体而言,涉及一种数据处理方法、装置、电子设备及存储介质。
背景技术
芯片在实际应用中,具有各种各样的计算需求,例如,16bit的乘法及8bit的乘法计算。针对不同的计算,需要针对芯片配置不同位宽的乘法器。在芯片同时需要支持多种乘法计算时,芯片会设计有更高位宽的乘法器。
然而,乘法器的位宽越大对于芯片功耗和面积开销也越大,且对于更小bit的计算而言,却不能完全有效利用乘法器的位宽,计算资源存在一定的浪费。
发明内容
本公开实施例至少提供一种数据处理方法、装置、电子设备及存储介质,以更高效的利用乘法器的位宽,提升计算资源利用率。
第一方面,本公开实施例提供了一种数据处理方法,包括:
获取待输入的两个初始数据;
对所述初始数据进行拆分处理,得到符合目标乘法器的输入条件的拆分数据;
基于所述拆分数据进行乘法运算,得到运算结果。
在一种可能的实施方式中,所述对所述初始数据进行拆分处理,包括:
基于所述目标乘法器的输入比特长度对所述初始数据进行拆分,得到多个拆分子数据;
将多个所述拆分子数据确定为所述初始数据的拆分数据。
在一种可能的实施方式中,所述目标乘法器的输入比特长度为n,所述初始数据的比特长度为m,所述拆分子数据的数量为[m/n]向上取整。
在一种可能的实施方式中,所述基于所述目标乘法器的输入比特长度对所述初始数据进行拆分,包括:
响应于数据拆分指令,调用预先设置的编译器;
将所述目标乘法器的输入比特长度及所述初始数据输入至所述编译器;
通过运行所述编译器,拆分得到多个所述拆分子数据。
在一种可能的实施方式中,所述响应于数据拆分指令,包括:
在所述目标乘法器的输入比特长度小于所述初始数据的比特长度的情况下,响应于数据拆分指令。
在一种可能的实施方式中,所述基于所述拆分数据进行乘法运算,包括:
针对所述拆分数据,对应为多个所述拆分子数据添加移位标识;所述移位标识基于多个所述拆分子数据相对所述初始数据的位置关系确定;
将添加移位标识的多个所述拆分子数据进行求和,得到求和结果;
基于所述拆分数据对应的求和结果进行乘法运算,得到运算结果。
在一种可能的实施方式中,所述基于所述拆分数据对应的求和结果进行乘法运算,包括:
不同所述拆分子数据的移位标识对应的移位数在相乘之后进行累加,得到运算结果。
在一种可能的实施方式中,针对比特长度小于所述输入比特长度的拆分子数据进行补零,补零后的拆分子数据的比特长度与所述输入比特长度一致。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州嘉楠耘智信息科技有限公司,未经杭州嘉楠耘智信息科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211480567.4/2.html,转载请声明来源钻瓜专利网。