[发明专利]SOC芯片内建测试电路、SOC芯片及测试方法在审
申请号: | 202211495792.5 | 申请日: | 2022-11-28 |
公开(公告)号: | CN115542132A | 公开(公告)日: | 2022-12-30 |
发明(设计)人: | 吴思欣;郭敬 | 申请(专利权)人: | 深圳市鹏芯数据技术有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28;G01R31/316 |
代理公司: | 深圳市科冠知识产权代理有限公司 44355 | 代理人: | 王海骏 |
地址: | 518000 广东省深圳市前海深港合作区前*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | soc 芯片 测试 电路 方法 | ||
1.一种SOC芯片内建测试电路,其特征在于,包括命令解析模块、二分法算法模块以及电压和频率比较器模块;
所述命令解析模块,解析外部的校准测试命令、设置初始校准值和后续的校准值,以及读取校准结果和校准值;校准结果代表当前校准成功或者失败,当校准成功时校准值为二分法的正确校准结果;
所述电压和频率比较器模块,包括模拟电压比较器和频率计数器;
所述模拟电压比较器用于进行输入基准电压与所述命令解析模块设置的相应类型的校准值比对判断,以及控制所述二分法算法模块进行二分法校准计算;
所述频率计数器用于进行输入基准时钟与所述命令解析模块设置的相应类型的校准值比对判断,以及控制所述二分法算法模块进行二分法校准计算;
所述二分法算法模块,用于完成二分法校准算法的计算获得校准中间值;所述命令解析模块依据所述校准中间值设定后续的校准值。
2.根据权利要求1所述的SOC芯片内建测试电路,其特征在于,所述模拟电压比较器包括正端电压输入端口和负端电压输入端口;通过正端电压输入端口输入电压和负端电压输入端口输入电压的大小关系,输出高低电平来控制二分法算法模块进行二分法校准计算。
3.根据权利要求1所述的SOC芯片内建测试电路,其特征在于,所述频率计数器通过输入基准时钟频率量对待校准的时钟频率量进行计数,获得待校准的时钟频率量与基准时钟频率量的差值,通过差值控制二分法算法模块进行二分法校准计算。
4.根据权利要求1所述的SOC芯片内建测试电路,其特征在于,所述校准测试命令格式采用格式OPCODE+DUMMY+DATA;
其中,OPCODE代表发送的校准指令,DATA为最终读取的校准结果和校准值,DUMMY是校准需要等待的时间。
5.一种SOC芯片测试方法,应用于如权利要求1-4任一所述的SOC芯片内建测试电路,其特征在于,包括以下步骤:
接收外部输入的校准命令,接收外部输入基准值,基准值为基准电压或基准时钟;
对校准命令进行解析,设置与基准值相应类型的校准初值,开始校准;
判断校准初值与基准值之间差值是否在设定范围内,是则保存校准结果和校准初值,结束校准,否则判断二分法计算次数是否达到最大值,是则保存校准结果和校准初值,结束校准,否则进行二分法计算得到中间校准值,依据中间校准值确定下一校准值;
判断校准值与基准值之间差值是否在设定范围内,是则保存校准结果和校准值,结束校准,否则判断二分法计算次数是否达到最大值,是则保存校准结果和校准值,结束校准,否则进行二分法计算得到中间校准值,依据中间校准值确定下一校准值;
重复上一步骤至结束校准。
6.一种SOC芯片,其特征在于,所述SOC芯片上设置有如权利要求1-4任一所述的SOC芯片内建测试电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市鹏芯数据技术有限公司,未经深圳市鹏芯数据技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211495792.5/1.html,转载请声明来源钻瓜专利网。