[发明专利]时钟检测电路及其检测方法在审
申请号: | 202211667248.4 | 申请日: | 2022-12-23 |
公开(公告)号: | CN115913185A | 公开(公告)日: | 2023-04-04 |
发明(设计)人: | 李新兵;施献斌;龙雨佳 | 申请(专利权)人: | 上海芯联芯智能科技有限公司 |
主分类号: | H03K5/125 | 分类号: | H03K5/125 |
代理公司: | 苏州简理知识产权代理有限公司 32371 | 代理人: | 庞聪雅 |
地址: | 200000 上海市自*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 检测 电路 及其 方法 | ||
1.一种时钟检测电路,其特征在于,其包括:
第一计数器,用于对参考时钟从初始值开始进行计数得到第一计数值;
第二计数器,用于对待测时钟从初始值开始进行计数得到第二计数值;
移位器,用于对第二计数值向右移预设位;
第一采样单元,用于在所述第一计数值为初始值时采样所述移位器输出的移位后的第二计数值得到第一采样值;
第二采样单元,用于在所述第一计数值为设定值时采样所述移位器输出的移位后的第二计数值得到第二采样值;
根据第一采样值和第二采样值对待测时钟进行检测。
2.根据权利要求1所述的时钟检测电路,其特征在于,
在第一计数器开始计数时或之前,第二计数器也开始计数。
3.根据权利要求1所述的时钟检测电路,其特征在于,第一计数器在检测到时钟的上升沿或下降沿时,其第一计数值自加1,
第二计数器在检测到时钟的上升沿或下降沿时,其第二计数值自加1,
第一计数值和第二计数值均为二进制数。
4.根据权利要求1所述的时钟检测电路,其特征在于,其还包括:
同步单元,其利用所述参考时钟对所述移位器输出的移位后的第二计数值进行同步,所述第一采样单元和所述第二采样单元采样所述同步单元的输出。
5.根据权利要求1所述的时钟检测电路,其特征在于,
在所述预设位N为0时,如果第一采样值和第二采样值相等,则认为待测时钟没有在工作,在所述预设位为0时,如果第一采样值和第二采样值不相等,则认为待测时钟在工作。
6.根据权利要求1所述的时钟检测电路,其特征在于,
在所述预设位N为大于等于1的整数时,初始值为0,
如果第一采样值和第二采样值相等,则认为待测时钟没有工作或其频率低于fref*2N+1/M,M为所述设定值,M为大于等于2的整数,fref为所述参考时钟的频率,
如果第一采样值和第二采样值不相等,则认为待测时钟等于或大于fref*2N/M。
7.根据权利要求1所述的时钟检测电路,其特征在于,
先设置所述预设位N为0,利用第一采样单元采样得到第一采样值,第二采样单元采样得到第二采样值,判断第一采样值和第二采样值是否相等;
如果否,则将所述预设位N加1,继续利用第一采样单元采样得到第一采样值,第二采样单元采样得到第二采样值,判断第一采样值和第二采样值是否相等,直到第一采样值和第二采样值相等,检测结束,
在检测结束后,认为待测时钟的频率低于fref*2N+1/M,高于fref*2N/M,其中M为所述设定值,M为大于等于2的整数,fref为所述参考时钟的频率,所述初始值为0。
8.一种基于权利要求1-4任一所述的时钟检测电路的检测方法,其特征在于,其包括:
设置预设位N为0;
利用第一采样单元采样得到第一采样值,第二采样单元采样得到第二采样值;
判断第一采样值和第二采样值是否相等,如果否,则将所述预设位N加1,继续利用第一采样单元采样得到第一采样值,第二采样单元采样得到第二采样值,判断第一采样值和第二采样值是否相等,直到第一采样值和第二采样值相等,检测结束;
在检测结束后,认为待测时钟的频率低于fref*2N+1/M,高于fref*2N/M,其中M为所述设定值,M为大于等于2的整数,fref为所述参考时钟的频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海芯联芯智能科技有限公司,未经上海芯联芯智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202211667248.4/1.html,转载请声明来源钻瓜专利网。