[实用新型]一种减少占用芯片端口使用的485通讯电路有效
申请号: | 202221304333.X | 申请日: | 2022-05-27 |
公开(公告)号: | CN217404398U | 公开(公告)日: | 2022-09-09 |
发明(设计)人: | 张俊昕;罗建 | 申请(专利权)人: | 浙江通势达电动技术有限公司 |
主分类号: | G01R22/00 | 分类号: | G01R22/00;G01R22/10;G01R31/00 |
代理公司: | 上海济语专利代理事务所(普通合伙) 31457 | 代理人: | 劳海萍 |
地址: | 314000 浙江省嘉兴市*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 减少 占用 芯片 端口 使用 485 通讯 电路 | ||
本实用新型涉及通信电路技术领域,尤其是一种减少占用芯片端口使用的485通讯电路,包括485芯片、三极管、保护电阻一和保护电阻二,所述保护电阻一的一端连接外部MCU芯片的TXD端,保护电阻一的另一端连接三极管的基极,三极管的集电极分别接+5V电源及485芯片的RE端和DE端,三极管的发射极接地及连接485芯片的TX端,所述保护电阻二的一端连接外部MCU芯片的RXD端,保护电阻二的另一端分别接+5V电源和485芯片的RX端,所述485芯片的A端接+5V电阻,485芯片的B端接地,本实用新型接口是采用平衡驱动器和差分接收器的组合,抗共模干扰能力强,即抗噪声干扰性好,传输远等特点。
技术领域
本实用新型涉及通信电路技术领域,具体领域为一种减少占用芯片端口使用的485通讯电路。
背景技术
在电动装置行业中,其涉及的485通讯电路,需要增加MCU I/O端口的使用,对选型MCU I/O数量有要求,可能会增加成本,多使用一个I/O端口后,增加PCB Layout布局的难度(尤其PCB板尺寸较小时)。
发明内容
针对现有技术存在的不足,本实用新型的目的在于提供一种减少占用芯片端口使用的485通讯电路。
为实现上述目的,本实用新型提供如下技术方案:一种减少占用芯片端口使用的485通讯电路,包括485芯片、三极管、保护电阻一和保护电阻二,所述保护电阻一的一端连接外部MCU芯片的TXD端,保护电阻一的另一端连接三极管的基极,三极管的集电极分别接+5V电源及485芯片的RE端和DE端,三极管的发射极接地及连接485芯片的TX端,所述保护电阻二的一端连接外部MCU芯片的RXD端,保护电阻二的另一端分别接+5V电源和485芯片的RX端,所述485芯片的A端接+5V电阻,485芯片的B端接地。
优选的,所述485芯片的A端和B端上分别连接有电阻一和电阻二,电阻一的一端连接485芯片的B端,另一端接地,电阻二的一端连接485芯片的A端,另一端接+5V电源。
优选的,所述三极管的集电极串联一保护电阻三后连接+5V电源。
优选的,所述保护电阻二连接485芯片的一端串联一保护电阻四后连接+5V电源。
优选的,所述保护电阻二连接485芯片的一端串联一电容一后接地。
优选的,所述485芯片的电源端连接+5V电源。
优选的,所述485芯片的电源端串联一电容二后接地。
优选的,所述485芯片的A、B端之间串联有电阻三。
与现有技术相比,本实用新型的有益效果是:接口是采用平衡驱动器和差分接收器的组合,抗共模干扰能力强,即抗噪声干扰性好,传输远等特点;
1)减少占用MCU I/O端口的使用,降低选型MCU I/O数量,会减少整体生产成本。
2)少使用一个I/O端口后,降低PCB Layout布局的难度(尤其PCB板尺寸较小时)。
附图说明
图1为本实用新型的电路原理图。
图中:1、485芯片;2、三极管;3、保护电阻一;4、保护电阻二;5、电阻一;6、电阻二;7、保护电阻三;8、保护电阻四;9、电容一;10、电容二;11、电阻三。
具体实施方式
下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江通势达电动技术有限公司,未经浙江通势达电动技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202221304333.X/2.html,转载请声明来源钻瓜专利网。