[实用新型]一种GIP驱动电路有效
申请号: | 202221951669.5 | 申请日: | 2022-07-27 |
公开(公告)号: | CN218038539U | 公开(公告)日: | 2022-12-13 |
发明(设计)人: | 霍安邦 | 申请(专利权)人: | 福建华佳彩有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 福州市鼓楼区京华专利事务所(普通合伙) 35212 | 代理人: | 吴学林 |
地址: | 351100 福*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 gip 驱动 电路 | ||
1.一种GIP驱动电路,其特征在于,包括:
晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管Ta、晶体管Tb、晶体管Tc、电容C1与电容C2;
所述晶体管T1的栅极与第一GIP输出信号端连接,晶体管T1的漏极与第一GIP输入信号端连接,晶体管T1的源极与晶体管T2的栅极、晶体管T3的漏极、晶体管T4的栅极、晶体管T7的漏极、电容C1的一端连接并设为Q点;
所述晶体管T2的漏极与晶体管T3的栅极、晶体管Tb的栅极、晶体管T5的栅极、晶体管T6的源极连接并设为P点,晶体管T2的源极与晶体管T5的源极、晶体管Tb的源极、电容C2的一端、第二GIP输入信号端连接;
所述晶体管T3的源极与晶体管T7的源极、晶体管Ta的漏极、晶体管Tb的漏极、晶体管Tc的源极、电容C2的另一端连接并设为T点;
所述晶体管T4的漏极与第三GIP输入信号端连接,晶体管T4的源极与电容C1的另一端、晶体管T5的漏极、第二GIP输出信号端连接;
所述晶体管T6的栅极与晶体管T6的漏极、第四GIP输入信号端连接;
所述晶体管T7的栅极与所述晶体管Tc的栅极、第三GIP输出信号端连接;
所述晶体管Ta的栅极与第一GIP输出信号端连接,晶体管Ta的源极与第五GIP输入信号端连接;
所述晶体管Tc的漏极与第六GIP输入信号端连接。
2.根据权利要求1所述的一种GIP驱动电路,其特征在于,所述晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管Ta、晶体管Tb、晶体管Tc均为TFT薄膜晶体管。
3.根据权利要求1所述的一种GIP驱动电路,其特征在于,所述第一GIP输出信号端是G[n-4]标记端,所述第二GIP输出信号端是G[n]标记端,所述第三GIP输出信号端是G[n+4]标记端。
4.根据权利要求1所述的一种GIP驱动电路,其特征在于,所述第一GIP输入信号端是FW标记端,所述第二GIP输入信号端是VGL标记端,所述第三GIP输入信号端是CK标记端,所述第四输入信号端是V1标记端,所述第五输入信号端是VGH标记端,所述第六GIP输入信号端是BW标记端。
5.根据权利要求4所述的一种GIP驱动电路,其特征在于,所述VGL标记端是连接低电平信号,所述VGH标记端是连接高电平信号,所述CK标记端是连接时钟信号,所述FW标记端是连接高电平准位信号,所述BW标记端是连接低电平准位信号,所述V1标记端是连接高电平信号。
6.根据权利要求4所述的一种GIP驱动电路,其特征在于,还包括驱动IC,所述驱动IC与所述VGL标记端、VGH标记端、CK标记端、FW标记端、BW标记端、V1标记端连接。
7.根据权利要求1所述的一种GIP驱动电路,其特征在于,所述晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管Ta、晶体管Tb、晶体管Tc、电容C1与电容C2均固定设置在LCD面板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建华佳彩有限公司,未经福建华佳彩有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202221951669.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种旋转喷淋式清洗机
- 下一篇:一种并纱质量检测装置