[发明专利]用于ASIC上错误控制编码的方法及系统在审
申请号: | 202310049419.5 | 申请日: | 2023-01-18 |
公开(公告)号: | CN116470921A | 公开(公告)日: | 2023-07-21 |
发明(设计)人: | M·斯福尔津;P·阿马托 | 申请(专利权)人: | 美光科技公司 |
主分类号: | H03M13/11 | 分类号: | H03M13/11;G11C29/42 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 asic 错误 控制 编码 方法 系统 | ||
1.一种用于将数据编码成节拍的方法,所述方法由经配置以接收所述数据且构建所述节拍的数字系统执行,所述方法包含:
由所述数字系统连续地组装多个字,所述多个字包含:
(i)第一组字,其中每个字具有长度W,其中W是节拍宽度;
(ii)第二组字,其中每个字具有小于或等于W的长度;
构建长度W的奇偶校验字,其中所述奇偶校验字中的每个位是与所述第一及第二组字中的不同字相关联的奇偶校验;
将所述奇偶校验字添加到所述多个字以形成所述节拍。
2.根据权利要求1所述的方法,其进一步包含从存储器接收所述数据。
3.根据权利要求2所述的方法,其中所述节拍具有突发长度L,并且所述方法进一步包含在接收到所述数据之后形成大小L x W的额外节拍。
4.根据权利要求3所述的方法,其进一步包含在突发中传输多个节拍,其中突发包含一个节拍。
5.根据权利要求2所述的方法,其中所述存储器是DRAM。
6.根据权利要求5所述的方法,其中所述节拍是来自所述DRAM的存储器传送块。
7.根据权利要求1所述的方法,其中所述数字系统是通信地耦合到存储器的专用集成电路上(ASIC上)错误控制译码ECC系统。
8.根据权利要求1所述的方法,其进一步包含初始化所述数字系统的寄存器且将所述奇偶校验字保存在所述寄存器中。
9.根据权利要求1所述的方法,其中将所述奇偶校验字添加到所述多个字包含将所述奇偶校验字附加到所述多个字。
10.根据权利要求9所述的方法,其中附加所述奇偶校验字包含将所述奇偶校验字放置在所述第二组字之后。
11.一种经配置用于将数据编码成节拍的系统,所述系统包括:
第一模块,其经配置以连续地组装多个字,所述多个字包含:
(i)第一组字,其中每个字具有长度W,其中W是节拍宽度;
(ii)第二组字,其中每个字具有小于或等于W的长度;
第二模块,其经配置以构建长度W的奇偶校验字,其中所述奇偶校验字中的每个位是与所述第一及第二组字中的不同字相关联的奇偶校验;及
第三模块,其经配置以将所述奇偶校验字添加到所述多个字以形成所述节拍。
12.根据权利要求11所述的系统,其进一步包含经配置以从存储器接收所述数据的输入区段。
13.根据权利要求12所述的系统,其中所述节拍具有突发长度L,并且所述系统进一步经配置以在接收到所述数据之后形成大小L x W的额外节拍。
14.根据权利要求13所述的系统,其进一步包含经配置以在突发中传输多个节拍的发射器区段,其中突发包含一个节拍。
15.根据权利要求12所述的系统,其中所述存储器是DRAM。
16.根据权利要求15所述的系统,其中所述节拍是来自所述DRAM的存储器传送块。
17.根据权利要求11所述的系统,其中所述系统是通信地耦合到存储器的专用集成电路上(ASIC上)错误控制译码ECC系统。
18.根据权利要求11所述的系统,其进一步包含经配置以保存所述数据节拍的多个寄存器。
19.根据权利要求11所述的系统,其中将所述奇偶校验字添加到所述多个字包含将所述奇偶校验字附加到所述多个字。
20.根据权利要求19所述的系统,其中附加所述奇偶校验字包含将所述奇偶校验字放置在所述第二组字之后。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310049419.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器系统中的迭代错误校正
- 下一篇:基于均匀盘收的盘条收束机构
- 同类专利
- 专利分类