[发明专利]阵列基板、显示面板及显示装置在审
申请号: | 202310091394.5 | 申请日: | 2020-08-18 |
公开(公告)号: | CN116047820A | 公开(公告)日: | 2023-05-02 |
发明(设计)人: | 张坤锋;吴薇;吴昊;沈柏平 | 申请(专利权)人: | 厦门天马微电子有限公司 |
主分类号: | G02F1/1345 | 分类号: | G02F1/1345;G02F1/1343;G02F1/1362;G02F1/1368;G02F1/133 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 娜拉 |
地址: | 361101 福建*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 显示 面板 显示装置 | ||
1.一种阵列基板,其特征在于,所述阵列基板具有显示区和非显示区,所述非显示区包括设置于所述显示区一侧的多个虚拟像素单元和多条扇区感应走线,位于所述非显示区中的交错设置的栅线和数据线围成的区域形成所述虚拟像素单元的区域;
所述扇区感应走线与穿过所述显示区的感应线电连接,所述扇区感应走线的部分在所述阵列基板的衬底基板上的投影与所述虚拟像素单元在所述衬底基板上的投影有交叠。
2.根据权利要求1所述的阵列基板,其特征在于,所述感应线与所述扇区感应走线无缝连接为一体结构体。
3.根据权利要求1所述的阵列基板,其特征在于,所述感应线包括第一连接端,所述扇区感应走线包括第二连接端,所述感应线的所述第一连接端与所述扇区感应走线的所述第二连接端对接连接。
4.根据权利要求3所述的阵列基板,其特征在于,
所述第二连接端在所述衬底基板上的投影与所述非显示区相邻的一行显示像素单元对应的栅线在所述衬底基板上的投影之间的距离h满足a>h≥0,其中a为所述虚拟像素单元在列方向上的延伸长度。
5.根据权利要求1所述的阵列基板,其特征在于,所述扇区感应走线的线宽小于所述感应线的线宽。
6.根据权利要求1所述的阵列基板,其特征在于,所述扇区感应走线包括沿第一方向延伸的第一部分和沿第二方向延伸的第二部分,所述第一部分在所述衬底基板上的投影与所述第二部分在所述衬底基板上的投影的交点落在所述虚拟像素单元在所述衬底基板上的投影内。
7.根据权利要求6所述的阵列基板,其特征在于,所述显示区包括显示像素单元,所述第一方向为所述显示像素单元和所述虚拟像素单元列排布的像素单元列的延伸方向;
还包括驱动IC,所述驱动IC与所述扇区感应走线电连接,所述第二方向为所述虚拟像素单元指向所述驱动IC的方向。
8.根据权利要求1所述的阵列基板,其特征在于,
所述虚拟像素单元包括薄膜晶体管电极和平坦化层,所述薄膜晶体管电极被所述平坦化层完全覆盖。
9.根据权利要求1所述的阵列基板,其特征在于,
所述虚拟像素单元包括薄膜晶体管电极和钝化层,所述薄膜晶体管电极被所述钝化层完全覆盖。
10.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括第一金属层,所述第一金属层包括所述阵列基板中的数据线和所述显示区中显示像素单元的薄膜晶体管漏极,
所述第一金属层在所述衬底基板上的投影与所述扇区感应走线在所述衬底基板上的投影无交叠。
11.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板包括像素电极层,所述像素电极层包括所述显示区中显示像素单元的显示像素电极,所述像素电极层在所述衬底基板上的投影与所述扇区感应走线在所述衬底基板上的投影无交叠。
12.根据权利要求11所述的阵列基板,其特征在于,所述像素电极层还包括所述虚拟像素单元的虚拟像素电极。
13.根据权利要求1所述的阵列基板,其特征在于,所述显示区包括显示像素单元,所述显示像素单元和所述虚拟像素单元均包括半导体层。
14.一种显示面板,其特征在于,包括如权利要求1至13中任意一项所述的阵列基板。
15.一种显示装置,其特征在于,包括如权利要求14所述的显示面板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门天马微电子有限公司,未经厦门天马微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310091394.5/1.html,转载请声明来源钻瓜专利网。