[发明专利]像素电路、显示面板和显示装置在审
申请号: | 202310453124.4 | 申请日: | 2023-04-25 |
公开(公告)号: | CN116469340A | 公开(公告)日: | 2023-07-21 |
发明(设计)人: | 翟应腾;何小祥 | 申请(专利权)人: | 上海天马微电子有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32;G09G3/3233 |
代理公司: | 北京汇思诚业知识产权代理有限公司 11444 | 代理人: | 李晓霞 |
地址: | 201201 上海*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 显示 面板 显示装置 | ||
1.一种像素电路,其特征在于,所述像素电路包括:
驱动晶体管,所述驱动晶体管的栅极连接到第一节点,所述驱动晶体管用于在所述像素电路工作的发光阶段产生驱动电流;
存储电容,所述存储电容的第一极板连接所述第一节点,所述存储电容的第二极板连接第二节点,所述存储电容用于对写入所述驱动晶体管栅极的数据电压进行存储;
补偿模块,所述补偿模块的输出端连接所述第二节点,所述补偿模块的一个输入端接收第一电源电压,所述补偿模块用于对影响所述驱动电流的第一电源电压的偏差进行补偿;
控压模块,所述控压模块连接所述第二节点,所述控压模块用于在所述发光阶段之前对所述第二节点的电压的波动进行控制。
2.根据权利要求1所述的像素电路,其特征在于,
所述像素电路包括数据写入晶体管和阈值补偿晶体管,所述驱动晶体管的第一极连接第三节点,所述驱动晶体管的第二极连接第四节点,所述数据写入晶体管连接所述第三节点,所述阈值补偿晶体管串联在所述第四节点和所述第一节点之间;
所述像素电路的工作周期包括数据写入阶段,所述数据写入晶体管和所述阈值补偿晶体管用于在所述数据写入阶段开启,将数据电压写入所述第一节点并对所述驱动晶体管的阈值电压进行补偿;
其中,所述控制压模块用于在所述数据写入阶段之后对所述第二节点的电压的波动进行控制。
3.根据权利要求1所述的像素电路,其特征在于,
所述补偿模块包括第一输入端和第二输入端,所述第一输入端接收所述第一电源电压,所述第二输入端接收补偿电压;
所述补偿模块包括第一控制端和第二控制端,所述第一控制端接收第一控制信号,所述补偿模块在所述第一控制信号的控制下将所述第一电源电压写入所述第二节点;所述第二控制端接收第二控制信号,所述补偿模块在所述第二控制信号的控制下将所述补偿电压写入所述第二节点;在所述像素电路的工作周期中所述第一控制信号的使能时段和所述第二控制信号的使能时段不重合。
4.根据权利要求3所述的像素电路,其特征在于,
所述补偿模块包括第一晶体管和第二晶体管;
所述第一晶体管的栅极接收所述第一控制信号,所述第一晶体管的第一极接收所述第一电源电压,所述第一晶体管的第二极连接所述第二节点;
所述第二晶体管的栅极接收所述第二控制信号,所述第二晶体管的第一极接收所述补偿电压,所述第二晶体管的第二极连接所述第二节点。
5.根据权利要求3所述的像素电路,其特征在于,
所述像素电路还包括第一发光控制晶体管和第二发光控制晶体管,所述驱动晶体管串联在所述第一发光控制晶体管和所述第二发光控制晶体管之间,所述第一发光控制晶体管的栅极和所述第二发光控制晶体管的栅极均接收发光控制信号;
所述第一控制端接收所述发光控制信号,所述发光控制信号复用为所述第一控制信号。
6.根据权利要求5所述的像素电路,其特征在于,
所述第一发光控制晶体管的第一极接收所述第一电源电压;
所述补偿模块包括第一晶体管和第二晶体管;
所述第一晶体管的栅极接收所述发光控制信号,所述第一晶体管的第一极与所述第一发光控制晶体管的第二极连接,所述第一晶体管的第二极连接所述第二节点;
所述第二晶体管的栅极接收所述第二控制信号,所述第二晶体管的第一极接收所述补偿电压,所述第二晶体管的第二极连接所述第二节点。
7.根据权利要求3所述的像素电路,其特征在于,
所述第一输入端接收的所述第一电源电压的电压值为V1,所述第二输入端接收的所述补偿电压的电压值为V2,V2V1。
8.根据权利要求7所述的像素电路,其特征在于,
V2=V1+△V,△V为在信号线上传输所述第一电源电压所产生的压降。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海天马微电子有限公司,未经上海天马微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310453124.4/1.html,转载请声明来源钻瓜专利网。