[发明专利]一种RTC串口转并口应用的方法在审
申请号: | 202310621001.7 | 申请日: | 2023-05-30 |
公开(公告)号: | CN116594939A | 公开(公告)日: | 2023-08-15 |
发明(设计)人: | 方彦永;雒国成;杨立军 | 申请(专利权)人: | 河南思维轨道交通技术研究院有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38 |
代理公司: | 北京圣州专利代理事务所(普通合伙) 11818 | 代理人: | 王宇航 |
地址: | 450001 河南省郑州*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 rtc 串口 并口 应用 方法 | ||
1.一种RTC串口转并口应用的方法,其特征在于:包括以下步骤:
步骤1,设计兼容性的软件及模块结构尺寸;
步骤2,选用具有温度补偿功能的串行接口RTC实时时钟芯片;
步骤3,通过FPGA实现对串行接口RTC实时时钟的访问;
步骤4,通过FPGA模拟并行总线接口;
步骤5,最终实现串行接口转换为并行接口,串行接口与并行接口通过FPGA进行数据互通。
2.根据权利要求1所述的RTC串口转并口应用的方法,其特征在于:步骤1中,设计尺寸、软件时序、寄存器地址参数兼容原有模块结构尺寸、接口及嵌入式软件。
3.根据权利要求2所述的RTC串口转并口应用的方法,其特征在于:步骤2中,选用串行接口、具备温度补偿功能、走时精度满足小于1Second/Day的RTC实时时钟芯片。
4.根据权利要求3所述的RTC串口转并口应用的方法,其特征在于:RTC实时时钟芯片的型号为DS3232。
5.根据权利要求3所述的RTC串口转并口应用的方法,其特征在于:步骤4中,通过FPGA模拟控制总线、地址总线、数据总线,模拟原有RTC实时时钟的寄存器地址。
6.根据权利要求5所述的RTC串口转并口应用的方法,其特征在于:步骤5中,通过FPGA实现将串行接口转换为并行接口,FPGA通过串行接口,完成对RTC时钟及状态的读取,并缓存转发到并行总线上;同时获取并行总线数据缓存转发到串行接口上,完成对RTC时钟及状态的设置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河南思维轨道交通技术研究院有限公司,未经河南思维轨道交通技术研究院有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202310621001.7/1.html,转载请声明来源钻瓜专利网。