[实用新型]MOS器件封装结构有效
申请号: | 202320004982.6 | 申请日: | 2023-01-03 |
公开(公告)号: | CN218918867U | 公开(公告)日: | 2023-04-25 |
发明(设计)人: | 田伟;廖兵 | 申请(专利权)人: | 苏州达晶半导体有限公司 |
主分类号: | H01L23/49 | 分类号: | H01L23/49;H01L23/492 |
代理公司: | 苏州科旭知识产权代理事务所(普通合伙) 32697 | 代理人: | 姚昌胜 |
地址: | 215163 江苏省苏州*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | mos 器件 封装 结构 | ||
1.一种MOS器件封装结构,其特征在于:包括:MOS芯片(1)、金属支撑片(2)、栅极引脚(3)、漏极引脚(4)和源极引脚(5),位于所述MOS芯片(1)上表面的栅极区(101)和源极区(102)分别通过第一金属线(61)和第二金属线(62)电连接到栅极引脚(3)和源极引脚(5)各自的焊接端,一环氧封装体(9)包覆于MOS芯片(1)、金属支撑片(2)和栅极引脚(3)、 漏极引脚(4)和源极引脚(5)各自的焊接端上;
所述漏极引脚(4)进一步包括基板区(41)和宽度小于基板区(41)宽度的引脚条区(42),此引脚条区(42)位于基板区(41)一侧端,所述MOS芯片(1)下表面的漏极区(103)与金属支撑片(2)之间通过导电焊膏层(7)连接,所述漏极引脚(4)的基板区(41)上间隔地开有若干个第一通孔(8),此基板区(41)位于导电焊膏层(7)内,漏极引脚(4)的引脚条区(42)位于栅极引脚(3)和源极引脚(5)之间,所述金属支撑片(2)位于MOS芯片(1)周边的边缘区沿周向间隔设置有若干个第二通孔(10)。
2.根据权利要求1所述的MOS器件封装结构,其特征在于:所述栅极引脚(3)和源极引脚(5)的宽度为1~2mm。
3.根据权利要求1所述的MOS器件封装结构,其特征在于:所述栅极引脚(3)和源极引脚(5)的厚度为0.4~0.6mm。
4.根据权利要求1所述的MOS器件封装结构,其特征在于:所述漏极引脚(4)与栅极引脚(3)、源极引脚(5)位于同一平面上且栅极引脚(3)、源极引脚(5)在漏极引脚(4)两侧呈对称设置。
5.根据权利要求1所述的MOS器件封装结构,其特征在于:所述第一金属线(61)和第二金属线(62)的直径为1~1.5μm。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州达晶半导体有限公司,未经苏州达晶半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202320004982.6/1.html,转载请声明来源钻瓜专利网。