[其他]计算机存储器之刷新电路无效
申请号: | 85101754 | 申请日: | 1985-04-01 |
公开(公告)号: | CN85101754B | 公开(公告)日: | 1988-07-13 |
发明(设计)人: | 本多丰太;酒井芳男 | 申请(专利权)人: | 株式会社日立制作所 |
主分类号: | G06F3/153 | 分类号: | G06F3/153;G09G1/00 |
代理公司: | 中国专利代理有限公司 | 代理人: | 匡少波 |
地址: | 日本东京都千*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 计算机 存储器 刷新 电路 | ||
本发明涉及一类用于刷新计算机存储器的存储器刷新电路,尤其是一适宜用于处理系统的存储器刷新电路。处理系统将用于算术处理的所有信息,例如程序信息,运算数据,运算结果数据及显示器屏幕显示的数据均贮于同一(共同)存储器中。
由于半导体技术的进展,个人计算机越来越普及,这种计算机具有内处理器,适宜个人使用。
图1为一个人计算机典型结构的方框图。
该个人计算机含有一中央处理器(CPU)101,一随机存取存储器(RAM)102,该RAM用于存贮将由CPU101处理的数据及算术运算结果等,一个只读存储器(ROM)103存储在CPU101中运行的程序及只用于读的数据,一条传输将在CPU101中处理的数据的数据总线104,一传输CPU将访问的单元或存储器之地址的地址总线105,一输入/输出(I/O)接口电路108,该接口电路与数据总线104和地址总线105相联,其目的为将输入/输出设备,例如键盘106和软盘驱动器(FDD)107与CPU101相联,一视频随机存取存储器(VRAM)111,它通过转换开关112与地址总线105相联,并存储由显示器110输出的图象信息,一显示地址信号发生器113,它通过转换开关112与VRAM111相联,产生显示地址以相继读取存储在VRAM111中的图象信息,一显示控制电路115,它通过数据总线114与VRAM111相联,它将从VRAM111中相继读出的图象信息转换成由显示器110输出的图象信号,一存倾器控制电路116,该电路在将图象信息写入VRAM111时与转换开关112与地址总线105相接,在需由显示器110显示时将转换开关112与显示地址发生器113相接,一数据总线控制电路117,该电路在存储控制电路116将图象信息写入VRAM111等时将数据总线114与VRAM`11相联。在这种类型的个人计算机中,用于运算的数据,使用者准备的程序等均储于RAM102中,而用于显示的图象信息则储于VRAM111中。这样就需要两个随机存取存储系统,从而增加了成本。
鉴于此原因,曾有人提出一种将VRAM111和RAM102合并成一个共同存储器的方法,该方法的典型例子已在公开了的日本专利66022/1980中叙述过(JapancsePatentLaidopenNo.66022/1980)。现在利用参考图2至图4叙述该项先有技术,其中随机存取存储器(RAM)102和视频随机存取存储器(VRAM)111为一共同的单一存储器。
图2所示电路包括一中央处理器(CPU)201,一显示地址信号发生器202,它产生必要的显示地址及各种时钟信号,一用于在显示地址和来自CPU的地址间相互转接的转换开关203,一存储器控制电路204,一作用不仅是一系统存储器而且也是一显示存储器的共同存储器205,一数据总线控制电路206,一显示控制电路207,一主要由阴极射线管构成的显示器208,一用于传输在CPU201和各电路间数据的数据总线209,一从CPU201向各电路提供地址信号的地址总线210,一用于传输表示显示屏相应位置的显示地址的地址线211,一用于传输表示显示时间的信号的信号线212,一用于传输各种同步信号(水平同步信号,垂直同步信号等)至显示器的信号线213,一用于传输一将接收自CPU201的地址转换为显示地址或相反的转换信号的信号线214、一用于传输加于数据总线控制电路206的一控制信号的信号线215,一用于传输加于存储器205的一控制信号的信号线216,一将存储器205与显示控制电路207相联的转换开关217,但它只在显示数据均从存储器205中读出后才将存储器205与显示控制电路207相联,一用于提供一转换信号至转换开关217的信号线218。
图3为公用存储器205地址分配实例,图中地址均由16进制符号表示。
地址0000-0500部分为工作存储区,它是CPU在运算时使用的。地址0501-43FF部分为一显示存储区,用于存储显示数据。换言之,该区域的作用与图1中视频随机存取存储器(VRAM)的作用相同。地址4401-9FFF部分为使用者的RAM区,该区可由使用者自由使用,并可存储各种数据及使用者编制的程序等。地址AOOO-FFFF区域为ROM区,该区的作用类似一只读存储器(ROM),其中存有一编译程序,一个或多个解释程序,以及用于管理一操作系统和计算系统的数据。
此中需注意的是,除显示存储区域外,其它存储区域均被视为一系统存储器,因为计算机在运算过程中均需使用它们。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社日立制作所,未经株式会社日立制作所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/85101754/2.html,转载请声明来源钻瓜专利网。
- 上一篇:弧形砂箱
- 下一篇:一种七柱式叠片型(或卷片型)单铁心的三相饱和电抗器