[其他]时间程序控制器无效
申请号: | 85103623 | 申请日: | 1986-05-23 |
公开(公告)号: | CN85103623B | 公开(公告)日: | 1986-10-29 |
发明(设计)人: | 张燕杰;赵小海 | 申请(专利权)人: | 清华大学分校 |
主分类号: | G04G15/00 | 分类号: | G04G15/00 |
代理公司: | 北京市第四专利代理事务所 | 代理人: | 严文典 |
地址: | 北京市地安门*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时间 程序 控制器 | ||
本时间程序控制器是由计算机技术以及数字电子技术来实现的一种时间控制装置。
时间程序控制器可以在人们预先设定好的时间自动地接通被控电路,实现对各种电器设备的定时自动控制。
现有的时间程序控制器有很多种类型,其中比较有代表性的一种是“时钟/计时控制器”(见美国威廉·L·享特著:《CMOS实用手册》,上海翻译出版社),它的基本方法是采用拔盘开关预置时间,预置好的时间数字存放在寄存器中,并以此和时钟输出的时间数字的BCD码相比较,两者一致时有控制信号输出。由于已有技术采用的是拔盘预置时间和时钟时间相比较的办法,很难做到在24小时周期内,控制次数达到一千次以上。
针对目前时间程序控制器的控制次数少、设定不方便等不足,设计发明了这种新型的时间程序控制器。
它在24小时即1440个分钟的周期内,短至1分钟,长至23小时59分可以任意设定其控制时间的长短;在每个周期内,可以任意设定控制的次数。设定控制时间的方法是通过开关来进行,简单易行,便于普及。
本控制器是由时钟电路、振荡电路(包括分频电路)、时间显示器,存储器,输入输出电路(包括输入输出选择电路)以及电源等几部分组成。在结构上最主要的特征是还有一个分脉冲产生电路,一个地址译码和分配电路;并且该存储器是一个静态的RAM。
时钟电路完成计时功能,同时还把每分钟变化一次的分个位数字送到分脉冲产生电路,用以产生分的脉冲;分脉冲信号送到地址译码器中,以便把这个变化的脉冲信号变为二进制数,这个十一位的二进制数就是静态RAM存储器的地址。RAM的输入或输出状态由开关控制,输入的控制信号为高电平,其余为低电平。在输出时,需要有控制输出信号的时间由RAM输出高电平,驱动继电器动作,以便控制电器设备。为了防止RAM在断电时信息的丢失,还设计了断电保护电路。
本发明采用以时间为地址,以静态RAM为存储控制信号“有”或“无”的存储器,很容易实现在24小时周期内,对1440个分实现从1分到1440分间任意时间长短的控制。采用静态RAM存储器还有一个优点,就是可以很方便地存入或改写存储器的内容。
发明的具体实现由以下附图及实施例说明。
附图为时间程序控制器的原理框图。钟电路采用的是一片大规模集成电路,如MM5387或M8361等,它的输出直接驱动四位发光二极管七段数字显示器,时间显示的最小单位是分;钟电路所需要的振荡信号由石英体稳频的振荡电路产生,为钟电路提供120KHz、30KHz、3KHz和50Hz四种频率,以满足钟电路的需要;显示器分个位的变化,由分脉冲产生电路变为每分钟产生一个脉冲;地址译码器由二进制的分频器来完成,使钟电路分的变化脉冲变为二进制数并作为RAM的地址送到RAM的地址线上;存储器的输入输出状态由开关控制,当需要在某些时间存入控制信号时,根据时钟的数字显示,搬动开关使电路处于输入状态,并用开关在存储器内存入高电平,在不需要控制的地方置入低电平。24小时包括1440个分钟,在每一分钟均可存入高或低电平,每次控制的时间从1分钟到1440分钟内可连续设定;以开关各一次作为一个控制周期,则最多可进行720次控制。当电路处于输出状态时,每个不同的时间经地址译码,变为存储器的一个个地址,时间的不断变化(实际上也是地址的不断变化),就会在预置了高电平的那些地址上输出高电平(有控制信号输出),而在没有预置的那些时间上输出低电平(没有控制信号输出),存储器输出的信号经过放大电路放大,驱动灵敏继电器动作,由继电器去控制被控对象。
控制的通路可以是单路,也可以是多路。为方便使用者,我们还可以把其中的一路或多路设计成在0~60秒内任意控制时间的长短。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学分校,未经清华大学分校许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/85103623/2.html,转载请声明来源钻瓜专利网。
- 上一篇:钴-铝-磷-硅-氧化物分子筛
- 下一篇:铁锰锌系气态烃脱硫剂