[发明专利]多处理机公用的流水线超高速缓冲存储器无效
申请号: | 85107692.0 | 申请日: | 1985-10-19 |
公开(公告)号: | CN1021143C | 公开(公告)日: | 1993-06-09 |
发明(设计)人: | 詹姆斯·W·基利;索马斯·F·约斯 | 申请(专利权)人: | 霍尼韦尔布尔公司 |
主分类号: | G06F9/00 | 分类号: | G06F9/00;G06F9/38 |
代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 栾本生 |
地址: | 美国马萨诸*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 处理机 公用 流水线 超高速 缓冲存储器 | ||
1、一种超高速缓冲存储器系统,通过一组存取单元对超高速缓冲存储器单元提供并行存取,其中所述的每个存取单元,按照对所述超高速缓冲存储器单元的存取要求,给出一个主存储器单元的地址指示,所述系统的特征在于:
一个定时和控制装置(14-60),用于同步所述存取单元对所述超高速缓冲存储器单元的存取,使得在一次只允许一个所述的存取单元起始访问所述的超高速缓冲存储器单元;
一个第一级(14-68,70,72),用于接收地址指示并检索对应地址指示的所述超高速缓冲存储器单元的目录(14-74,76),如果检索成功,给出代表在该超高速缓冲存储器(14-88,90)中所存对应数据的位置的输出信号;
一个第二级(14-80,82,84,92),用于接收上述输出信号并对其做出响应,访问由上述输出信号表示的在该超高速缓冲存储器(14-88,90)中的单元;
其中所述的定时和控制装置同时地允许一个所述的存取单元去访问所述第一级,而另一所述存取单元快速地跟随所述目录的成功检索去访问所述第二级。
2、如权利要求1的超高速缓冲存储器系统,其特征进一步在于:
一个与每个所述存取单元相连的地址选择装置,用于接收所述地址指示;并且其中
所述定时和控制装置与所述存取单元和所述地址选择装置相连接,使得所述地址选择装置向所述第一级传送由所述存取单元之一提供的地址指示,该存取单元是被所述定时和控制装置允许对所述第一级进行访问的那一个存取单元。
3、如权利要求1的超高速缓冲存储器系统,其特征进一步在于:
所述定时和控制装置通过同步其各自的时钟电路(14-22,14-42),来同步每一存取单元所进行的所述访问,使所述存取单元能够改变对所述超高速缓冲存储器单元的起始访问间隔。
4、如权利要求3的超高速缓冲存储器系统,其特进一步在于:
一个附加存取单元(14-10),至少所述被同步的存取单元之一被编程为选择性地放弃其访问间隔中的一个,以允许所述附加存取单元对所述超高速缓冲存储器单元的超始访问。
5、如权利要求4的超高速缓冲存储器系统,其特征进一步在于:
所述被同步的存取单元是CPU子系统,且所述附加存取单元为一FIFO子系统,用于提出对所述超高速缓冲存储器单元进行访问的附加请求。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于霍尼韦尔布尔公司,未经霍尼韦尔布尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/85107692.0/1.html,转载请声明来源钻瓜专利网。