[发明专利]数字式零中频选择性装置无效
申请号: | 86101766.8 | 申请日: | 1986-03-19 |
公开(公告)号: | CN1003694B | 公开(公告)日: | 1989-03-22 |
发明(设计)人: | 扎斯普·史蒂芬·C;朗利·莱斯特·A;拉姆伯特·卡瑟尼·H | 申请(专利权)人: | 莫托罗拉公司 |
主分类号: | H04B1/30 | 分类号: | H04B1/30;H03D1/22 |
代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 李勇 |
地址: | 美国伊利诺伊*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字式 中频 选择性 装置 | ||
1、接收机装置中对要再现的输入信号起作用的数字零中频选择性部分电路,包括:
用来提供周期性时钟信号的时钟;
连接到所述的时钟装置的数字振荡器,用来提供第一和第二数字化离散时间信号,并使第一数字化离散时间信号比第二数字化离散时间信号在相位上领先90°;
数字正交混频器,用于将输入信号和所述的第一及第二数字化离散时间信号进行混频,以给出中心频率实际上为零赫芝具有选定频带宽度的第一和第二数字化输出信号,以及
第一和第二数字滤波器,各包括:
与上述数字化输出信号耦合的,分解的,内部多路传输的滤波器节;
与上述分解的滤波器节连接的抽样速率缩减器;
与上述抽样速率缩减器相连的无乘法器数字滤波器节;
任何数量的附加元乘法器数字滤波器节级连在一起以获得一选定的序列数字滤波器;
藉此,上述第一和第二数字滤波器对上述第一和第二数字化输出信号的频率进行选择性频带限制,从而给出第一和第二已滤波的数字化输出信号。
2、发射机装置中对第一和第二输入信号起作用的数字零中频选择性装置电路,其特点为:
用来提供周期性时钟信号的时钟;
数字振荡器,连接到所述的时钟装置,以用来提供第一和第二数字化离散时间信号,并使所述的第一数字化离散时间信号比所述的第二数字化离散时间信号在相位上领先90°;
第一和第二数字滤波器,连接到所述的第一和第二输入信号以及所述的时钟装置,上述第一和第二数字滤波器装置各包括:
至少一个与上述数字化输入信号耦合的无乘法器数字滤波器节;
与上述至少一个无乘法器数字滤波器连接的抽样速率增加器;
至少一个与上述抽样速率增加器相连的,分解的,内部多路传输的滤波器节;
上述第一和第二数字滤波器对上述第一和第二输入信号进行选择性频带限制,从而给出第一和第二已滤波的输入信号;
数字正交混频器,用于将所述的第一和第二已滤波的输入信号与第一和第二数字化信号进行混频,以给出第一和第二数字化输出信号。
3、权利要求1的电路,其中所述的数字振荡器装置进一步包括:
二进制地址电路,具有一个输入端口接收频率信息信号,和另一个输入端口接到所述的时钟装置,以给出二进制地址信号;
二进制存储寄存器,连接到所述的二进制地址电路,以给出多个存入的二进制信号;以及
组合器,设计安排它是为组合所述的被存入的二进制信号,给出所述的第一和第二数字化离散时间信号。
4、权利要求1的电路,其中所述的数字式正交混频器进一步包括:
第一和第二分立式混频器,每个连接到所述的输入信号,并且还分别连接所述的第一和第二数字式离散时间信号中相应的一个信号,以给出所述的第一和第二数字化输出信号。
5、权利要求3的电路,其中所述二进制地址电路包括由多个单比特存储寄存器构成的第一和第二二进制存储寄存器。
6、权利要求3的电路,其中所述二进制存储寄存器由只读存贮器构成。
7、权利要求4的电路,其中所述的第一和第二混频器具有数字化乘法器。
8、权利要求1的电路,其中所述的分解的、内部多路传输的滤波器节包括:
第二周期时钟信号,其周期似近等于所述第一时钟信号周期的二倍;
多路分离器,连接到上述数字化输出信号,用来把该信号至少分离成两路分开的信号;
第一滤波器,用于将所述的分离信号进行滤波,给出至少两路已滤波的分离信号;
多路传输器,用来把所述的几路已滤波的分离信号合并成一个多路传输信号,它代表由所述的输入信号经选择性频带限制后的信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于莫托罗拉公司,未经莫托罗拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/86101766.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:音频定位器
- 下一篇:聚丙烯基质树脂的配方