[其他]快速传输n个互不相干指令的方案无效
申请号: | 86105173 | 申请日: | 1986-08-22 |
公开(公告)号: | CN86105173A | 公开(公告)日: | 1987-03-04 |
发明(设计)人: | 欧文·舒姆 | 申请(专利权)人: | 西门子公司 |
主分类号: | H04L5/26 | 分类号: | H04L5/26;H03M9/00 |
代理公司: | 中国专利代理有限公司 | 代理人: | 匡少波 |
地址: | 联邦德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 快速 传输 互不 相干 指令 方案 | ||
1、快速传输n个互不相干的指令的方案,传输时,在一台发送设备上输入指令,并且在此将指令编码,然后变成待传输的信号,信号经过串行传输后,在一台接收设备内解码,转变成为并行的待收指令,其特征在于:当出现一个指令时,形成一个指令独有信号,当同时出现至少两个指令时,则按在接收设备S上接收的先后顺序形成指令特有信号的序列。
2、按照权利要求1所述的方案,其特征在于:当未出现指令时,也同样形成一个待传输的信号。
3、实施权利要求1或2的方案所用的电路,其特行在于:在设有n个指令输入(1-4)的发送设备上设有n个单稳转换级(K1-K4),其扫描时间为Ts,转换级由逻辑电路元件控制;在发送设备(S)上,设有指令加权器(BW),用来进行指令编码及并、串联变换,在指令加权器上设有n个询问输入(11-14)和输出(21-24),用来操纵发送调制-解调器(FS),还设有n个输出(21-24),用来操纵逻辑电路元件;指令加权器(BW)的输出(25-28)分别接在逻辑电路元件的第一输入上,逻辑电路元件的第二输入接在脉冲触发源(T)上;接收设备(F)上设有接收调制-解调器(FE),调制-解调器上设有一个输入和n个输出(31-34),用来作信号的串、并联变换,还设有n个单稳转换级(K1′-K4′),其扫描时间Te>Ts(n-1),转换级的输入接在接收调制-解调器(FE)的输出(31-34)上,转换级受触发源(T1)的控制,并且从它的n个输出端(1′-4′)输出还原的指令。
4、按照权利要求3所述的电路,其特征在于:在选定发送端转换级(K1-K4)的扫描时间间隔时,要使其大于足以在接收设备(E)上处理传输过来的信号所需的时间。
5、按照权利要求3或4所述的电路,其特征在于:逻辑电路元件采用“与非”元件。
6、按照权利要求3或4所述的电路,其特征在于:逻辑电路元件采用“与”元件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西门子公司,未经西门子公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/86105173/1.html,转载请声明来源钻瓜专利网。