[其他]微处理机备用系统无效

专利信息
申请号: 87103575 申请日: 1987-05-14
公开(公告)号: CN87103575A 公开(公告)日: 1987-11-25
发明(设计)人: 霍华德·威廉斯;戴维·理查德·哈罗德 申请(专利权)人: 通用电气公众有限公司
主分类号: H04M3/18 分类号: H04M3/18
代理公司: 中国专利代理有限公司 代理人: 匡少波,叶凯东
地址: 英国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 微处理机 备用 系统
【权利要求书】:

1、用于一数字电话交换机主处理机的备用系统,其特征在于该系统包括-CMOS动态RAMs存储器阵列;用于检测正常电源的故障的装置;用于将正常电源转换到备用电源的装置;和用于在上述转换发生之后提供一有规律的存储器阵列刷新的装置。

2、根据权利要求1的系统,其特征在于包括一微处理机用来控制从或向上述CMOS阵列的读/写操作。

3、根据权利要求2的系统,其特征在于包括一装置,用于在一旦发现故障后立即向该CMOS阵列提供一个快速刷新,然后再向其提供定期的,周期的刷新。

4、根据权利要求3的系统,其特征在于上述CMOS阵列被安排成具有许多个存储体,在刷新周期的一个时间内只有一个存储体的CMOS器件被刷新。

5、根据权利要求4的系统,其特征在于该电源故障检测装置包括一个由提供一预定延迟的延迟电路定时的单稳装置,该单稳装置和一个用来控制在备用期间不需的读/写操作的存储器定序器电路相连接。

6、根据权利要求5的系统,其特征在于进一步包括一功率下降刷新电路,该电路包括一在功率下降期间提供基础时钟的振荡器。

7、根据权利要求6的系统,其特征在于该功率下降刷新电路包括一个由上述振荡器提供信号的第一计数器链用来产生多个时钟信号。

8、根据权利要求7,其特征在于上述第一计数器链的一个输出端与一个双稳装置相连接,该双稳装置在上述计数器链的计数未端使猝发刷新转换到低功率刷新。

9、根据权利要求8的系统,其特征在于上述第一计数器链的一个输出是与一除法器连接,该除法器又与一无源延迟线驱动连接,从而产生一个用于驱动功率下降刷新电路的脉冲链。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于通用电气公众有限公司,未经通用电气公众有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/87103575/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top