[发明专利]盒式存储磁带机和数据处理设备无效

专利信息
申请号: 87107950.X 申请日: 1987-11-19
公开(公告)号: CN1011093B 公开(公告)日: 1991-01-02
发明(设计)人: 中西美彰;中川克也 申请(专利权)人: 任天堂株式会社
主分类号: G06F12/00 分类号: G06F12/00;G11C17/00
代理公司: 中国专利代理有限公司 代理人: 吴增勇,吴秉芬
地址: 日本京都*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 盒式 存储 磁带机 数据处理 设备
【说明书】:

本发明涉及一种盒式存储磁带机。更准确地说,本发明涉及一种可附装到一数据处理部件(例如通过连接到一标准电视接收机而使用的家用视频游戏机)上、并可从该数据处理部件上卸下的盒式存储磁带机,而该盒式存储磁带机在使用时是装在该数据处理部件中的。

我们把由本发明申请人所制造并销售的、被称为“家庭计算机”(商标)或“宁坦多(Nintendo)娱乐系统”(商标)的视频游戏机和被称为“MSX”(商标)的个人计算机作为例子来对该数据处理部件(在该部件中是靠一电视接收机来显示图象的)进行说明。这些数据处理部件都是通过装入一个已被预先写入有游戏程序软件、教育软件等的外部盒式存储磁带机而正常操作的。该盒式存储磁带机中容有用于存储程序数据和(用于显示的)字符数据的只读存储器(ROM)。

关于如上所述的盒式存储磁带机,最近,有时其内装有拥有更大容量(例如/兆比特或4兆比特)的存储器。在使用这样一种大容量存储器的情况下,由于数据处理部件中可由中央处理器存取的地址空间是有限的,所以必须使用所谓“转换存储单元组”的方法。

按照惯例,从第4,432,067号美国专利已经得知一种攷虑到被连接到数据处理机的各地址线的数目,也就是,地址空间保持在某一预定数的情况下来扩充存储器的容量的方法。该专利公开了一种包含地址译码器、锁存器电路、附加的存储器芯片以及用于选择存储器芯片的信号线的盒式存储磁带机。

在第4,432,067号美国专利中,其地址译码器在某一地址数据变成指明该存储器芯片必须转换的专用地址时检测出一种定时信号,然后就由其锁存器电路和信号线转换该存储器芯片。这就意味着该存储器芯片的转换是由某一专用硬件电路和仅仅被预接好的存储器芯片插座所控制的。因此就不可能转换任意内存大小的存储单元组。此外,由于只能实行固定不变地由所述硬件电路所确定的转换,所以在设计游戏机等类设备的程序中就有许多限制。

因此,本发明的主要目的是要提供一种允许转换任意内存大小的存储单元组的盒式存储磁带机。

本发明的另一个目的是要提供一种能由数据处理器的某一程序来转换各存储单元组的盒式存储磁带机,因而可提高其程序设计的灵活性。

本发明还有一个目的是要提供一种能够增加作为一个外部存储器容量的盒式存储磁带机。

简言之,按照本发明的盒式存储磁带机可从包括一微处理器的数据处理部件上插、卸、并在使用时被装入该数据处理部件中;它包括:一块一经装入就连接到数据处理部件的印刷电路板,一个被装在该印刷电路板上的、而且其存储区被分成许多存储单元组的存储器以及被装在该印刷电路板上、并接收从所述微处理器给定的代表转换存储单元组的各条件的数据、并给出某一用于对该存储器规定某一存储单元组的地址的存储器控制装置;该存储器控制装置包括:接收来自所述微处理器的所述数据的许多寄存器以及用于根据所述许多寄存器的数据而产生所述地址的地址发生装置。

当该盒式存储磁带机被装入该数据处理部件时,该印刷电路就被连接到该数据处理部件,于是包括盒式存储磁带机和该数据处理部件的系统便允许操作了。代表各转换存储单元组各条件的数据是从被包括在数据处理部件中的微处理器给出到该盒式存储磁带机的。根据这数据,存储器控制装置就向该存储器给出某一对应于所要选定的存储单元组的地址。因此,该存储器的被选定的存储单元组就被直接根据该数据处理部件的微处理器存取。

按照本发明,其存储器控制装置根据来自数据处理机的微处理器的数据给出为存储器存储单元组的转换所用的地址,因而通过变更来自微处理器的数据就可有选择地使任一存储单元组能操作。因此,通过使微处理器正确地变更它的维护该程序步进程的数据,结果可使存储器的存储单元组能够按照程序而执行转换。为此,按照本发明的盒式存储磁带机,与只由硬件电路来进行转换存储单元组的传统的盒式存储磁带机相比,能够突出地改进设计或使用程序的灵活性。

本发明的这些目的和其它目的、特性、信号方式以及优点将可结合附图,从下列的本发明各实施例的详细说明中了解清楚。

图1是表示根据本发明的一个实施例的部件分解透视图。

图2是表示图1的实施例所适用的数据处理部件的例子的框图。

图3是表示图1实施例的部件配置的框图。

图4是多存储器控制器(MMC)的平面图。

图5是图4所示的MMC的框图。

图6是按照图5所示的MMC框图的电路图。

图7A和7B是表示中央处理器(CPU)的地址空间的图解。

图8是表示外围处理设备(PPU)的地址空间的图解。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于任天堂株式会社,未经任天堂株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/87107950.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top