[实用新型]带有信号自同步增强装置的测桩仪无效

专利信息
申请号: 89200975.6 申请日: 1989-01-27
公开(公告)号: CN2057513U 公开(公告)日: 1990-05-23
发明(设计)人: 程乐平;何纪风;刘明贵;张启敏 申请(专利权)人: 中国科学院武汉岩土力学研究所
主分类号: G01N3/32 分类号: G01N3/32
代理公司: 中国科学院武汉专利事务所 代理人: 黄庆芳
地址: 湖北省武汉*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 带有 信号 同步 增强 装置 测桩仪
【说明书】:

发明属于桩基动测技术。

目前大多数同类仪器均采用外触发信号同步存贮方式,以求得激振信号达到设定阈值电平时的信号同步点,尔后进行迭加增强处理。由于桩基测试是在桩头平面上进行的,属于原位检测技术,用于发生外触发信号的传感器与接收传感器几乎在同一平面位置上,激振波几乎同时接收,因此上述方式的缺点在于外触发信号作用于仪器总有一定延迟时间,使仪器采集不到瞬变起跳时阈值电平前沿的波形,严重影响对桩基初始激振能量及初始起跳时间的推算,从而影响对桩基工程质量的可靠评价。

在CPU总线进行控制,带有A/D、D/A及波形存贮器的测桩仪中,提供一个具有对瞬变随机信号增强能力的自同步存贮装置,发明目的在于通过该装置对桩底反射信号进行增强。该装置由计数器1、计数器2、分页地址译码器、信号幅度鉴别器、自同步地址锁存器、停止地址锁存器、地址比较器、存贮器I/O口、操作控制译码器、分页码寄存器及存贮芯片组成;停止地址锁存器、自同步地址锁存器的输出端、分页码寄存器的输入端及存贮器I/O口分别同CPU总线相连接;分页码寄存器的D0、D1输出端由FYM控制线分别同分页地址译码器分页控制端A、B连接;计数器1、计数器2的计数输出端分别同分页地址译码器输入端相连接;分页地址译码器形成存贮地址,FYDBUS为存贮地址总线,分别同自同步地址锁存器、停止地址比较器、存贮芯片地址相连接。

本发明的最佳实施例见图一、图二、图三、图四、图五、图六。其中:

图一为桩基动测仪结构框图。

图二为自同步存贮装置原理图。

图三为分页地址译码器逻辑原理图。

图四为软件流程图。

图五为操作控制译码器逻辑原理图。

图六为信号幅度鉴别器线路图。

图一中,信号自同步存贮装置通过INTR1、INTR2连接在CPU总线上,可向CPU请求INTR1、INTR2中断。D0~D7为数据线,同CPU总线连接。操作控制译码器是一个连接在CPU总线上的四~十六线译码器,可用74LS154或类似集成片,其A、B、C、D、G1、G2译码器输入端同CPU总线中的地址线及IORQ线连接,可按I/O口地址发出16组操作脉冲,以对存贮控制器进行控制,如控制存贮器的A/D、D/A、I/O工作状态,地址计数器的计数,复0等。模拟信号经FD放大器放大后送信号幅度鉴别器及A/D转换器、A/D转换器的转换结果由D0~D7数据线同存贮芯片及D/A转换器相连接。信号自同步存贮装置通过FYDBUS地址总线同存贮芯片连接,以控制信号分页存贮。

图一中存贮芯片由二片6264静态存贮器组成,共16K字节。A/D转换器由一片AM2502、一片DACO800、一片LM361组成一个逐次比较式A/D转换器,最快转换速率为1.25us,D/A转换器由一片DACO800组成。FD放大器由LM310、LM318运算放大器组成,放大器带宽为0~200KHZ,放大增益为40dB,输入阻抗为1MΩ,输出端分别同信号幅度鉴别器及A/D转换器连接。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院武汉岩土力学研究所,未经中国科学院武汉岩土力学研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/89200975.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top