[发明专利]BICMOS电路中的MOS逻辑电路无效

专利信息
申请号: 90108612.6 申请日: 1990-10-24
公开(公告)号: CN1051277A 公开(公告)日: 1991-05-08
发明(设计)人: 鲁道夫·克伯里茨;库诺·莱恩斯;菲利蒲·拉尼考尔 申请(专利权)人: 德国索姆森-布兰特有限公司
主分类号: H03K19/094 分类号: H03K19/094;H01L27/06
代理公司: 中国国际贸易促进委员会专利代理部 代理人: 邹光新
地址: 联邦德国菲林*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: bicmos 电路 中的 mos 逻辑电路
【权利要求书】:

1.在集成BICMOS(开关)电路中的MOS逻辑电路,其特征在于MOS逻辑门电路(图1至图3)的构成与I2L(图1)相类似。

2.根据权利要求1的MOS逻辑电路,其特征在于逻辑门电路(图1至图3)分别包括一个PMOS晶体管(17),它构成一个电流源,并且逻辑门电路(图1至图3)分别至少包括一个NMOS晶体管(131、132至139),它的控制输入端与电流源相连,并且在控制输入端至少有一个逻辑输入信号(11),在开路输出端(121、122至129)有一个逻辑输出信号。

3.根据权利要求2的MOS逻辑电路,其特征在于供给逻辑门电路(图1至图3)的电流源的电流(18)是可调的。

4.根据权利要求2和/或3的MOS逻辑电路,其特征在于输出端(121、122至129)是开路漏极输出端。

5.根据以上一个或几个权利要求的MOS逻辑电路,其特征在于逻辑门电路(图1至图3)各自的PMOS晶体管(17)一起由另一个PMOS晶体管提供电流,并且对这个PMOS晶体管连线,使之成为一个电流反射器(电流镜)。

6.根据以上一个或几个权利要求的MOS逻辑电路的布局,其特征在于逻辑门电路(图2至图3)的源极接线端是以镜像对称的方式排列的,并且分别被一个共同的N+扩散区连接,N+扩散区通过一个金属连接端与某个区域中的地线(26、361、362)相连,该区域位于芯片外部,为各个逻辑门电路安置输入端和输出端(21、221、222、223、229、31、321、322、323、329、37)。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德国索姆森-布兰特有限公司,未经德国索姆森-布兰特有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/90108612.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top