[实用新型]三相电度表缺相计时仪无效
申请号: | 91215029.7 | 申请日: | 1991-01-15 |
公开(公告)号: | CN2085972U | 公开(公告)日: | 1991-10-02 |
发明(设计)人: | 刘运中 | 申请(专利权)人: | 刘运中 |
主分类号: | G01R35/04 | 分类号: | G01R35/04 |
代理公司: | 机械电子工业部上海专利事务所 | 代理人: | 吴宝根,翁若莹 |
地址: | 20003*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 三相 电度表 计时 | ||
本实用新型涉及一种三相电度表缺相计时仪,是一种三相电度表计量用电正确与否的监视仪。
目前三相电度表对用户用电量进行计量时,由于种种原因造成一相或多相缺相,从而造成电度表所计电量漏计或不计,由于不知道何时开始缺相,电业部门无法正确追补漏计的电费,使国家经济上受到很大损失。
本实用新型的目的是提供一种单相缺相或多相缺相状态下能自动记录缺相时间的三相电度表缺相计时仪以正确计量用电量。
本实用新型的技术方案采用由缺相检测器、时钟电路、时间脉冲控制电路、缺相计时器及工作电源组成,由与非门、或门电路组成一个缺相检测器,三相UA、UB、UC信号经电阻、稳压二极管分压、稳压后经与非门、或门组成的缺相逻辑判别电路得到两控制信号P1和P2分别控制两时间脉冲控制电路,控制时钟电路产生的时间脉冲对单相和多相缺相计时器计数,以分别累计单相和多相缺相的时间。
本实用新型实施例结合附图加以详细说明。
图1为三相电度表缺相计时仪方框图,
图2为三相电度表缺相计时仪线路原理图;
图3为三相矢量图;
图4为缺A相时矢量图。
由图1所示,三相电度表缺相计时仪由缺相检测器1、时钟电路2、时间脉冲控制电路3,缺相计时器4及工作电源5组成,由图2所示缺相检测器由与非门、或门电路组成,输入降压电阻Ra、Rb、Rc与对应的稳定二极管Da、Db、Dc相连接的互成120°三相Ua、Ub、Uc的3个方波取样输出端与或门H输入端连接,并分别与对应的与非门YFa、YFb;YFb、YFc;YFc、YFa相连接,稳压二极管Da、Db、Dc的正端连接在一起并与浮动中点Uo连接,与非门YFa、YFb、YFc输出和与非门YFD输入端连接,YFD的输出、连接时间脉冲控制电路K1,或门H的输出连接时间脉冲控制电路K2,由晶体振荡器G和分频电路FP组成的时钟电路输出端分别连接K1和K2,K1和K2的输出分别作为单相缺相计时器J1和多相计时器J2的输入。晶休振荡器、分频电路及时间脉冲控制电路均可从市场上买到,缺相计时器可用电子计数器或者机械计数器,工作电源取用于变电所不停电电源或其他回路备用电源。
其工作原理叙述如下,三相UA、UB、UC信号经电阻Ra、Rb、Rc分压、二极管Da、Db、Dc稳压取样后分别为三相互为120°的方波信号Ua、Ub、Uc,经与非门,或门的缺相检测器得到P1、P2信号,根据AB=A+B狄摩根定理,按图2的逻辑关系可化简转化成逻辑式为P1=UaUb+UaUc+UbUc,P2=Ua+Ub+Uc,当三相电压时,三相方波互为120°,而各相方波互相交差重叠约60°,由图3所示,此时浮动中点Uo为三相电压中点,则P1端出现“1”信号,P2亦为“1”状态。当缺任意一相时,浮动中点Uo则移动到二相的中点,二相方波则相差180°,无交差重叠波形,矢量图为图4所示,则P1为“0”状态,仍为“1”状态,缺二相例缺A相与B相时,浮动中点电位UO等于UC,三个方波全无,此时P4为“0”状态,P2亦为“0”状态。由图2所示,P1和P2控制信号分别送到单相计时器的时间脉冲控制电路K1和多相缺相计时器的时间脉冲控制电路K2去控制由晶体振荡器G经分频电路FP发生的时间脉冲To的通路,当P1信号常为“0”状态时,则K1门电路开启,计时脉冲To送入单相缺相计数器J1进行计数,当P2信号常为“0”状态时,则使K2的门电路开启,计时脉冲To送入多相缺相计时器J2中计数,分别累计单相和相缺相的时间。
本实用新型线路简单,调试方便,可广泛用于电业部门在缺相计量状态下对缺相时间进行监视以达到用电的正确计量。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于刘运中,未经刘运中许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/91215029.7/2.html,转载请声明来源钻瓜专利网。