[实用新型]中、西文图文电视解码器无效
申请号: | 92209492.6 | 申请日: | 1992-05-09 |
公开(公告)号: | CN2128812Y | 公开(公告)日: | 1993-03-24 |
发明(设计)人: | 沈雪峰;张端;郝毅 | 申请(专利权)人: | 西安交通大学 |
主分类号: | H04N1/40 | 分类号: | H04N1/40;H04N5/44 |
代理公司: | 西安交通大学专利事务所 | 代理人: | 田文英 |
地址: | 710049*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 西文 图文 电视 解码器 | ||
1、一种中、西文图文电视解码器,它包括WST西文解码器及多工信息接收、处理、显示两部分,其特征在于:所述的多工信息接收、显示电路包括控制微机,程序及字符、图形、汉字库、时序发生器、显示控制电路(CRTC)、组合逻辑电路、数据及显示缓冲存贮器(RAM)、显示合成电路及打印机接口,所述的控制微机接收、处理来自WST西文解码器的多工信息及遥控器指令,并将多工信息中的数据存入RAM,程序及字符、图形、汉字库是存放控制微机,遥控器程序以及图形、字符集、标准汉字库的只读存贮器(ROM),时序发生器为多工信息接收、处理、显示器提供定时信号,显示控制器按与电视行、场严格同步的时序反复读出显示缓冲区信息,送入显示合成电路,组合逻辑电路是按时隙分配使CPU仿RAM及CRTC仿RAM避免冲突的电路,显示合成电路是将显示缓冲区来的点阵、属性信号组合成红、绿、兰彩色信号及消隐信号的电路,打印机接口将控制微机与打印机连接起来,各电路之间采用总线联接结构,所述的WST西文解码器与多工信息接收、处理、显示器通过I2C总线连接。
2、如权利要求1所述的电视解码器,其特征在于:所述的控制微机接收到遥控器的图文电视选页、功能指令后,将被选页的信息经WST解码器接收、处理后,通过I2C总线及总线传送接收器写入数据存贮器RAM,由程序存贮器的软件解码,将存入RAM中数据变成库地址,在组合逻辑电路分配给CPU访RAM的时隙内,将库中的内容写入RAM的显示缓冲存贮区,控制微机通过分配器为电路各部分提供控制信号。
3、如权利要求1所述的电视解码器,其特征在于:所述的显示控制电路包括显示控制器、组合逻辑电路、数据显示存贮器及显示合成电路,显示控制器在组合逻辑电路分配给它访显示缓冲存贮区的时隙内,将RAM中的内容按时序依次锁入显示合成电路中的点阵、颜色锁存器,显示控制器还使CPU的操作及显示合成与电视行、场同步信号一致。
4、如权利要求1所述的电视解码器,其特征在于:所述的显示合成电路包括点阵锁存器、颜色锁存器、并/串转换电路、颜色合成电路及消隐合成电路,显示控制器从RAM中读出的内容经数据总线按时序锁入点阵锁存器及颜色锁存器,点阵锁存器内的信息经并/串转换电路串行移出,用于选择颜色锁存器中的前景色或背景色,经颜色合成电路输出红、绿、兰信号,电视选择和WST解码器的BLANK信号,经消隐合成电路形成电视消隐信号BLANK,以实现画面迭加、插框、开窗功能。
5、如权利要求1所述的电视解码器,其特征在于:所述的组合逻辑电路是按时序将CPU与CRTC访问RAM进行时隙错分的电路,它包括电子开关、数据选择器MUX,CRTC的列地址RA0-RA4与地址总线上的A10-A14由电子开关选择,CRTC的存贮地址MA0-MA9与地址总线的A0-A9由数据选择器MUX选择,整个选择由时序发生器中将CPU及CRTC按时隙分配的信号DISCS决定。
6、如权利要求1所述的电视解码器,其特征在于:所述的时序发生器包括定时器、时序分配器,定时器由WST解码器输出的时钟F6产生显示控制器的时钟,控制微机的时钟、显示合成的显示打点时钟以及切换信号,所述的时序分配器由地址高三位A13-A15产生EPROM、RAM、CPTC片选信号以及使CPU及CRTC分时访RAM的信号DISCS。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/92209492.6/1.html,转载请声明来源钻瓜专利网。