[发明专利]数字化处理的一点多址无线电话系统无效
申请号: | 93110502.1 | 申请日: | 1993-01-03 |
公开(公告)号: | CN1028194C | 公开(公告)日: | 1995-04-12 |
发明(设计)人: | 何振亚;胡爱群;吴乐南;吴承武;史小红 | 申请(专利权)人: | 东南大学 |
主分类号: | H04Q7/04 | 分类号: | H04Q7/04 |
代理公司: | 东南大学专利事务所 | 代理人: | 沈廉,陈昌柏 |
地址: | 210018*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字化 处理 一点 无线电话 系统 | ||
1、一种一点多址无线电话系统由中心台和分台组合而成,其特征在予该系统的中心台和无线分台全部采用数字化处理信号,系统由一个中心台和32个分台所组成,其中信号处理器(2)由单片“TMS320C25”组成的处理器(2-1)、控制逻辑电路(2-2)、等待电路(2-3)、地址缓冲(2-4)、数据缓冲(2-5)、高速程序区(2-6)、低速程序区(2-7)、高速数据区(2-8)、低速数据区(2-9)所组成,处理器(2-1)的控制端分别与控制逻辑电路(2-2)的“STRB、A15,R/W、DS、PS端相连、处理器(2-1)的地址总线通过地址缓冲(2-4)分别与高速程序区(2-6)、高速数据区(2-8)、低速程序区(2-7)、低速数据区(2-9)的地址线相接,处理器(2-1)的数据总线通过数据缓冲器(2-5)分别连接于高速程度区(2-6)、高速数据区(2-8)、低速程序区(2-7)、低速程序区(2-9)的数据线相接,控制逻辑电路(2-2)的读、写、控制端分别与高速程序区(2-6)、高速数据区(2-8)、低速程序区(2-7)、低速数据区(2-9)的读口RD、写口WR、控制口PH、DH、PL、DL相连接,处理器(2-1)的Ready、A15、MSC分别与等待电路(2-3)相连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/93110502.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:逻辑分析仪卡
- 下一篇:地震式低频振动测量装置