[发明专利]LCD显示器的选择驱动器电路无效
申请号: | 93112784.X | 申请日: | 1993-12-23 |
公开(公告)号: | CN1041130C | 公开(公告)日: | 1998-12-09 |
发明(设计)人: | 李学能 | 申请(专利权)人: | 永丰余香港有限公司 |
主分类号: | G02F1/133 | 分类号: | G02F1/133 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 杨国旭 |
地址: | 香港*** | 国省代码: | 香港;81 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | lcd 显示器 选择 驱动器 电路 | ||
1.一种用于显示器的选择驱动电路,其中所述显示器具有在衬底上的第一组象素列和第二组象素行,该电路包括:
对应于象素行数的多个行选择驱动器电路(1-240级),它们向象素行供电,行选择驱动器电路淀积在LCD显示器衬底上,其中每个行选择驱动器电路的输出电连到相应的象素行上,并与下一个行选择驱动器电路相连,作为触发输入;其特征在于:
LCD显示器外部的开关装置(8)具有与行选择驱动器电路电连接的引线(9),用于向所有的行选择驱动器电路提供第一时钟信号(Φ2),仅向所有的奇数行选择驱动器电路提供第二时钟信号(Φ1,0),仅向所有的偶数行选择驱动器电路提供第三时钟信号(Φ1,e),仅向所有的奇数行选择驱动器电路提供第四时钟信号(Φ3,0),仅向所有的偶数行选择驱动器电路提供第五时钟信号(Φ3,e),以及仅向第一行选择驱动器电路提供第六时钟信号作为移位信号,这六个时钟信号使每个行选择驱动器电路输出一个输出信号,因此每个象素行被顺序供电。
2.权利要求1的电路,其中开关装置(8)的外部引线的数目小于象素行数。
3.权利要求1的电路,其中每个行选择驱动器电路(1-240级)包括多个相互连接的薄膜晶体管(16、18、19、20、22和26),以便顺序触发每个象素行。
4.权利要求3的电路还包括:
第一级行选择驱动器电路,它在第一预定周期触发第一象素行;
相邻的第二级行选择驱动器电路,它在第一预定周期结束之前,在第二预定周期触发下一象素行,以便为每行提供更长的行选择时间,使相应象素行的象素充电或放电。
5.权利要求1-4中的任一种电路,还包括:
显示器外部的并与每一个奇数行选择驱动器电路电连接的第一伪接地装置;
显示器外部的并与每一个偶数行选择驱动器电路电连接的第二伪接地装置;以及
其中第一和第二伪接地装置在每个第一时钟信号出现时交替地变为高电位,用以减小由行选择驱动器电路产生的噪声。
6.权利要求5的电路,其中每个行选择驱动器电路的输出信号对其相应的象素行供电,并且作为移位信号供给下一个行选择驱动器电路。
7.权利要求6的电路,其中每个行选择驱动器电路包括:
第一组相互连接的晶体管(16和18),用来接收第二和第三时钟信号(Φ,1,0、Φ1,e)中的一个信号,使相应的象素行成为逻辑“0”,并使第一内节点(a1、a2……a240)成为逻辑“1”;
第二组相互连接的晶体管(19、20和22)接收移位信号(SDIN或行信号)以及第一时钟信号(Φ2),使被选择的第一内节点(a)成为逻辑“0”,被选择的第二内节点(b)成为逻辑“1”;以及
第三组相互连接的晶体管(24和26)与第一和第二组晶体管相连,用来接收第二节点的逻辑“1”电平和第四、第五时钟信号中的一个时钟信号,使仅对应于在第一内节点为逻辑“0”的行选择驱动器电路的象素行成为逻辑“1”。
8.如权利要求1的电路,其中衬底是玻璃。
9.如权利要求1的电路,其中的显示器是LCD显示器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于永丰余香港有限公司,未经永丰余香港有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/93112784.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:全封闭组合电器
- 下一篇:多功能阻抗匹配牵引变压器