[实用新型]智能存贮示波及逻辑分析卡无效
申请号: | 93220042.7 | 申请日: | 1993-07-24 |
公开(公告)号: | CN2227357Y | 公开(公告)日: | 1996-05-15 |
发明(设计)人: | 王忠;骆宜光 | 申请(专利权)人: | 王忠;骆宜光 |
主分类号: | G06F19/00 | 分类号: | G06F19/00;G01R13/00 |
代理公司: | 陕西电子工业专利事务所 | 代理人: | 王品华 |
地址: | 710049*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 智能 存贮 波及 逻辑 分析 | ||
1.一种智能存贮示波及逻辑分析卡,包括由电路板,分立电子元件和集成电路芯片组成的模拟电路、数字电路和接口电路,其特征在于:
(a)模拟电路中,被测模拟信号通过电压跟随器A1后输入程控增益放大器A2,经过程控增益放大器放大或衰减的信号同程控直流电平产生器A3产生的直流电压同时总入电位平移加法器A4,经电位平移加法器输出的0~5V之间的模拟信号;同时,程控触发基准电平产生器A5产生的基准电压信号和程探增益放大器A2输出的信号送入触发比较器A6,触发比较器A6输出触发信号1;
(b)数字电路中,上述模拟电路中电位平移加法器输出的模拟信号送入模/数变换器D1产生的数据信号输入高速静态随机存储器D2,触发信号1输入数据开关DK1,数据开关DK1输出的电平信号输入缓冲容量计数器D6产生的计数信号输入DK2,DK2输出的电平信号和时钟产生器产生的时钟信号同时送于程控分频器D4,程控分频器D4产生的时钟信号分别输入到缓冲容量计数器D6,地址产生器D3、模数转换器D1,地址产生器D3产生的地址信号输入高速静态随机存储器;当被测的电信号为数字信号时,直接输入锁存器D9,锁存器D9产生的数据信号分别送入高速静态随机存储器D2和数字比较器D7,同时预置寄存器Dp预置的信号也送入数字比较器D7,由数字比较器D7产生触发信号2输入数据开关DK1,程控分频器D4产生的时钟信号输入锁存器D9。
2.根据权利要求1所述的数字存贮示波及逻辑分析卡,其特征在于程控直流电平产生器A3由数/模变换器和电压放大器组成,接口电路产生的数据信号D0~D7输入数/模变换器,经数/模变换器产生的模拟信号输入电压放大器,经电压放大器放大后,产生程控电流电压。
3.根据权利要求1所述的数字存贮示波及逻辑分析卡,其特征在于所述的数据开关DK1,由D触发器构成,由接口电路输出的清零信号和置1信号分别输入其复位端和置1端,触发信号LAT输入其CLK端,由Q端输出高电平和低电平信号。
4.根据权利要求1所述的数字存贮示波及逻辑分析卡,其特征在于所述的数据开关DK2由数据选择器和D触发器组成,缓冲容量计数器产生的计数信号和接口电路产生的选择信号同时输入数据选择器,数据选择器Z端输出的脉冲信号输入D触发器的CLK端,接口电路输出的清零信号和置1信号输入D触发器的复位端和置零端,由Q端输出的电平信号控制程控分频器工作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于王忠;骆宜光,未经王忠;骆宜光许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/93220042.7/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
G06F 电数字数据处理
G06F19-00 专门适用于特定应用的数字计算或数据处理的设备或方法
G06F19-10 .生物信息学,即计算分子生物学中的遗传或蛋白质相关的数据处理方法或系统
G06F19-12 ..用于系统生物学的建模或仿真,例如:概率模型或动态模型,遗传基因管理网络,蛋白质交互作用网络或新陈代谢作用网络
G06F19-14 ..用于发展或进化的,例如:进化的保存区域决定或进化树结构
G06F19-16 ..用于分子结构的,例如:结构排序,结构或功能关系,蛋白质折叠,结构域拓扑,用结构数据的药靶,涉及二维或三维结构的
G06F19-18 ..用于功能性基因组学或蛋白质组学的,例如:基因型–表型关联,不均衡连接,种群遗传学,结合位置鉴定,变异发生,基因型或染色体组的注释,蛋白质相互作用或蛋白质核酸的相互作用