[发明专利]余数制系统中的一种求余网络和余/+转换器电路无效

专利信息
申请号: 94100991.2 申请日: 1994-02-07
公开(公告)号: CN1119308A 公开(公告)日: 1996-03-27
发明(设计)人: 孙洪;姚天任 申请(专利权)人: 华中理工大学
主分类号: G06G7/60 分类号: G06G7/60
代理公司: 华中理工大学专利事务所 代理人: 骆如碧
地址: 430074 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数制 系统 中的 一种 网络 转换器 电路
【权利要求书】:

1、余数制系统中的一种求余网络,其特征为该求余网络是一种基于神经网络方法的模数可控的非线性网络,该网络基于非对称的HOPFIELD神经网络,数X的余数R满足下列关系式:X=KM+R,其中M为模数,K为任意整数,O≤R<M,余数约化电路为具有高增益S形非线性函数的放大器或滞后比较器g的出口端与压控放大器VCVGA联接,放大器的输入U与输出V满足T是输出电压的反馈系数,K’是偏置电压连接系数,K是输入电压连接系数,它们分别为K1=1,i=1,2,…,N第L+1到第N个放大器g的输出端分别与N—L个压控放大器VCVGA的输入端相接,电压Vcontrol是压控放大器VCVGA的控制电压,第1至第L个放大器的入口端与-1(V)电压连接,第L+1到第N个放大器的入口端与电压Vref连接,Vref为-m(V)。

2、一种由权利要求1所述网络构成的余/+转换器电路,其特征为放大器A的输出信号反馈给N个求余网络<>mi的输入端,N个求余网络<>mi的输出分别与N个输入的余数制信号ri求和(∑),送至控制电路Control CirCui+产生一个开关S的控制信号U,另,N个求和信号φ:作为开关S的输入信号,开关的输出信号送入放大器A的输入端,N个信号φ分别输入给N个比较器Compator,每个比较器的输出,一路给与门AND,另一路给或非门NOR,与门AND和或非门NOR的输出都送给或门OR的输入端,或门OR和或非门NOR的输出作为二选一多路选择器M的两个输入信号,M的输出接到M的选择控制端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中理工大学,未经华中理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/94100991.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top