[发明专利]用小扩展因子的平滑频谱扩展无效
申请号: | 94108429.9 | 申请日: | 1994-07-13 |
公开(公告)号: | CN1052592C | 公开(公告)日: | 2000-05-17 |
发明(设计)人: | 大谷进 | 申请(专利权)人: | 日本电气株式会社 |
主分类号: | H04B7/216 | 分类号: | H04B7/216 |
代理公司: | 中国专利代理(香港)有限公司 | 代理人: | 吴增勇,王岳 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 扩展 因子 平滑 频谱 | ||
1.一种将输入位速率的输入位序列频谱扩展成等于所述输入位速率N倍的码片速率的频谱扩展信号的方法,其中N表示大于等于2的整数,所述方法包含以下步骤:
将所述输入位序列作串行到并行的转换,转换为N个并行位序列,该序列的每个时间片内包含N个并行位,该N个连续并行位由所述输入位序列排列而成;
将所述并行位序列作并行到串行的变换,变换为串行数据的串行数据序列,每个串行数据包含N2位,其中每个所述时间片中所述N个并行位被重复排列N次;
以所述码片速率产生N2位代码长度的扩展码;和
用所述扩展代码将所述串行数据序列频谱扩展为所述频谱扩展信号。
2.如权利要求1的方法,其特征在于所述串行数据包含输入位序列的所述N个连续位的N次重复。
3.如权利要求1的方法,其特征在于:
所述串行到并行变换步骤用等于所述输入位速率的1/N的较低速率所确定的所述时间片将所述输入位序列变换为所述并行位序列;
所述并行到串行变换步骤用等于所述输入位速率N倍的较高速率将所述并行位序列变换为所述串行数据序列。
4.一种如权利要求3的方法,其特征在于:
所述串行并行变换步骤包含以下步骤:
以与所述输入位序列同步的所述输入位速率产生移位时钟信号,
在移位寄存器中,通过所述移位时钟信号移位所述输入位序列,所述N个连续的被移位的位作为一个移位数据,
以与所述移位时钟信号同步的所述较低速率产生较低速率的时钟信号,以及
用所述较低速率信号将所述移位数据作为存储数据存储在存储器中,提供所述N个并行位和以所述较低速率提供所述并行位序列;
所述并行到串行变换步骤包含以下步骤:
与所述较低速率时钟信号同步的所述较高速率产生较高速率的时钟信号;
响应所述较高速率时钟信号,重复N次选择所述存储数据,以产生所述串行数据序列的所述串行数据。
5.如权利要求1的方法,其特征在于还包含所述频谱扩展信号将载波信号调制为调制信号并将所述调制信号作为发送信号进行发送的步骤。
6.一种将输入位速率的输入位序列频谱扩展为等于所述输入位速率N倍的码片速率的频谱扩展信号的频谱扩展装置,其中N表示大于等于2的整数,所述频谱扩展装置包含:
用于以所述扩展代码将输入信号频谱扩展为所述频谱扩展信号的扩展装置;
其特征在于,还包括,
串行到并行变换装置,用于将所述输入位序列变换为每个时间片内包括由所述输入位序列的N个相继位排列成的N个并行位的N个并行位序列;
并行到串行变换装置,用于将所述并行位序列变换为串行数据的串行数据序列,每个串行数据包含N2位,其中每个所述时间片中的所述N个并行位被重复排列N次;
代码发生装置,用于以所述码片速率产生N2位代码长度的扩展代码,以及。
7.如权利要求6的频谱扩展装置,其特征在于,所述并行到串行变换装置以重复N次表示输入位序列的所述N个连续位的每个串行数据产生所述串行数据序列。
8.如权利要求6的频谱扩展装置,其特征在于:
所述串行到并行变换装置以等于所述输入位速率1/N的较低速率限定的所述时间片将所述输入位序列变换为所述并行位序列;
所述并行到串行变换装置以等于所述输入位速率N倍的较高速率将所述并行位序列变换为所述串行数据序列;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日本电气株式会社,未经日本电气株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94108429.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:有色聚酯膜的制备方法
- 下一篇:隐形拉链的顶端挡块