[发明专利]重定序系统无效
申请号: | 94109473.1 | 申请日: | 1994-08-15 |
公开(公告)号: | CN1038802C | 公开(公告)日: | 1998-06-17 |
发明(设计)人: | 耐德尔劳夫·列奥 | 申请(专利权)人: | 阿尔卡塔尔有限公司 |
主分类号: | H04L12/56 | 分类号: | H04L12/56 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 | 代理人: | 杨国旭 |
地址: | 荷兰赖*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 重定序 系统 | ||
1.重定序系统(DDM,TSG,IC,REG,SUB,RSU),用于对由首开关节点(SN′)、缓冲器寄存器(OB)和次开关节点(SN),以及连接到所述次开关节点(SN)上的重定序装置(TSG,IC,REG,SUB,RSU)的级联传送的单元流中的单元重新定序,其特征在于:
所述重定序系统(DDM,TSG,IC,REG,SUB,RSU)进一步包括一个连结到所述的缓冲器寄存器(OB)并被调节到能用来测量所述的每个单元在所述的缓冲器寄存器(OB)中所受到的时间延迟的延迟测量电路(DDM),以及用来把为每个单元测量的延迟送到所述的重定序装置(DDM,TSG,IC,REG,SUB,RSU)中的装置,在所述单元被所述的次开关节点(SN)转换之后,重定序装置为该单元提供一个等于预定的恒定时间延迟值和所述的被传送的延迟值之差的时间延迟。
2.根据权利要求1所述的重定序系统,其特征在于:
所述延迟测量电路(DDM)在所述的单元被传送到所述的重定序装置(TSG,IC,REG,SUB,RSU)之前,把为某个单元测量的所述延迟写入缓冲器延迟字段,由此传送了所述的被测量延迟。
3.根据权利要求1所述的重定序系统,其特征在于:
所述重定序装置(TSG,IC,REG,SUB,RSU)包括:
一个产生连续时间标记值的时间标记发生器(TSG),
一个减法器电路(SUB/IC):对单元流中的每个单元,一旦开关节点的输入(IPT)接收到所述的单元,就从由所述的时间标记发生器(TSG)提供的时间标记值中减去所述的被传送过来的缓冲器延迟,由此产生一个经调节过的时间标记值。
连接在所述次开关节点(SN)的输出(OPT)和重定序系统出口(OLT)之间的一个重定序部件(RSU),并且仅当所述的时间标记发生器(TSG)产生的一个次时间标记值等于所述被调节过的时间标记值和所述预定的恒定时间延迟值之和时,才允许所述的单元被提供给所述的出口(OLT)。
4.根据权利要求3所述的重定序系统,其特征在于:
所述重定序装置(TSG,IC,REG,SUB,RSU)进一步包括:
一个连接在所述缓冲器寄存器(OB)和开关节点输入(IPT)之间的输入电路(IC),它把当时由所述时间标记发生器(TSG)提供的所述时间标记值分配给接收到的单元,
还有一个连接在所述输出(OPT)和所述重定序部件(RSU)之间的所述减法器电路(SUB)。
5.根据权利要求3所述的重定序系统,其特征在于:
所述重定序装置(TSG,IC,REG,SUB,RSU)进一步包括:
连接在所述缓冲器寄存器(OB)和开关节点输入(IPT)的一个输入电路(IC),并且所述减法器电路(SUB)也被连接该电路上,IC把所述被修改过的时间标记值分配在所述开关节点输入端(IPT)上接收到的单元。
6.根据权利要求1所述的重定序系统,其特征在于:
所述缓冲器寄存器(OB)的输出和开关节点输入(IPT)之间的延迟为恒定的。
7.根据权利要求6所述的重定序系统,其特征在于:
该系统被用在一个包含若干重定序段(OB11/SN3,OB3/SN4,OB4/SN5,OB5/SN2;OB12/SN6.OB6/SN7,OB7/SN2;OB13/SN8,OB8/SN2)的开关系统中,而每个重定序段又包含一个缓冲器寄存器和一个开关节点的级联。
8.根据权利要求1所述的重定序系统,其特征在于:
所述单元从所述缓冲器(OB)以某个恒定的速率被传送到开关节点输入(IPT),并且被分配给所述单元的缓冲器延迟是当所述单元被提供给所述缓冲器寄存器的输入时,所述缓冲器寄存器中存在的单元个数的函数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔卡塔尔有限公司,未经阿尔卡塔尔有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/94109473.1/1.html,转载请声明来源钻瓜专利网。