[发明专利]二维反离散余弦转换装置无效
申请号: | 95105093.1 | 申请日: | 1995-05-05 |
公开(公告)号: | CN1061190C | 公开(公告)日: | 2001-01-24 |
发明(设计)人: | 黄柏川 | 申请(专利权)人: | 联华电子股份有限公司 |
主分类号: | H03M7/50 | 分类号: | H03M7/50;G06F17/16 |
代理公司: | 柳沈知识产权律师事务所 | 代理人: | 马莹 |
地址: | 台湾省新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 二维 离散 余弦 转换 装置 | ||
1、一种二维反离散余弦转换装置,用以处理一二维N×N字符长度的数据;该反离散余弦转换装置包括:
一变速率缓冲器,具有双倍速的输出/输入速率,用于将数据输入所述转换装置;
一第一选择器,具有一第一输入端、一第二输入端和一输出端;其中,该第一输入端用于连接所述变速率缓冲器,该第一与第二输入端只有一个可供输入;
N个第一寄存器,各具有一输入端与一输出端并形成串联;该第一寄存器以一输入端连接所述第一选择器的输出端,用于串行输入单个字符且并行输出N个字符;
一第二选择器,具有一第一输入端、一第二输入端和一输出端;其中,该第一输入端接受所述第一寄存器输出的N个字符中一第一字符作为输入,且该第一和第二输入端只有一个可供输入;
N个第二寄存器,各具一输入端、一第一输出端和一第二输出端,以一个输入端连接所述第二选择器的输出端,以其余各输入端分别连接未提供所述第二选择器输入的各所述第一寄存器输出端,而得到一N个字符的输入;该第二寄存器并将前N/2个寄存器的各第一输出端连接起来产生一第一总线,各第二输出端连接起来产生一第二总线,将后N/2个寄存器的各第一输出端连接起来产生一第三总线,以及各第二输出端连接起来产生一第四总线,并使所述总线具有N/2字符长度的容量;
N个参数生成器,各具有一第一输入端、一第二输入端与一输出端;其中,前N/2个该参数生成器的各第一输入端连接所述第一总线,各第二输入端连接所述第二总线,后N/2个该参数生成器的各第一输入端连接所述第三总线,各第二输入端连接所述第四总线,以在各输出端生成参数;
N个累加器,各具有一输入端和一输出端,其各输入端分别连接各所述参数生成器的输出端,用以累加所述参数生成器生成的参数;
N/2个求和器,各具有一第一输入端、一第二输入端、一第一输出端和一第二输出端,其中,各个第一输入端分别连接前N/2个所述累加器的输出端,各个第二输入端则分别连接后N/2个所述累加器的输出端;
一第一修尾器,连接所述求和器的输出端,以删除过长的最低有效位,并提供一输出路径到所述第二选择器的第二输入端;
一行列转换缓冲器,连接所述第一修尾器,用以处理行列转换运算,并提供一输出路径到所述第一选择器的第二输入端;
一第二修尾器,连接所述求和器的输出端,以删除过长的最低有效位;以及
一反变速率缓冲器,具有双倍速的输入/输出速率,以供转换后的数据由所述装置中输出。
2、根据权利要求1所述的装置,其特征在于,所述第一寄存器是一个字符长度的寄存器。
3、根据权利要求1所述的装置,其特征在于,所述第二寄存器是一个字符长度的寄存器。
4、根据权利要求3所述的装置,其特征在于,所述第二寄存器是由二组各有串联的N个一位寄存器所构成,以提供该第一和第二输出端。
5、根据权利要求1所述的装置,其特征在于,所述参数生成器包括:
二只读存储器,分别根据该参数生成器的第一和第二输入端输入而定址;以及
一加减法器,用于对所述只读存储器输出值作加减运算。
6、根据权利要求1所述的装置,其特征在于,所述累加器含有一加法器和一寄存器;该加法器将该寄存器内储存的数值与输入值相加,并用来取代原储存于该寄存器内的值,从而实现累加运算。
7、根据权利要求1所述的装置,其特征在于,所述求和器是一加法器与一减法器组合而成,该加法器与该减法器均提供该求和器的第一与第二输入端,以分别作加减运算,并分别提供其第一与第二输出端。
8、根据权利要求1所述的装置,其特征在于,所述变速率缓冲装置和该反变速率缓冲装置用于提供输入/输出端口重新定址的功能,改变资料输入/输出顺序,以利于处理。
9、根据权利要求1所述的装置,其特征在于,所述N×N字符数据是一8×8字符数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联华电子股份有限公司,未经联华电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/95105093.1/1.html,转载请声明来源钻瓜专利网。