[发明专利]可识别钞票券别的点钞出纳机无效
申请号: | 95109787.3 | 申请日: | 1995-08-25 |
公开(公告)号: | CN1036684C | 公开(公告)日: | 1997-12-10 |
发明(设计)人: | 于涛;林骏;郭建跃;宠家恒 | 申请(专利权)人: | 于涛 |
主分类号: | G07D7/00 | 分类号: | G07D7/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 10008*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 识别 钞票 别的 点钞 出纳 | ||
1、一种点钞出纳机,它包括机壳(1),入钞部分(2),券别识别部分(3),伪钞识别部分(4),输钞及出钞部分(6),电机及传动部分(7),微处理机(8),显示器(9),其特征在于:所述券别识别部分(3)由测宽装置(31)和测长装置(32)组成,测宽装置(31)包括测宽光电开关组(31a)、码盘(31b)及测宽电路(31c),测宽电路(31c)的输入端分别与测宽光电开关组(31a)及码盘(31b)的输出端相连接,并将它们输入的信号(SLD1、SLD2、SLD3)处理成宽度大值脉冲数(PBmax)、宽度小值脉冲数(PBmin)及斜度脉冲数(PT);测长装置(32)包括测长光电集成块组(32a)及测长电路(32b),测长电路(32b)的输入端与测长光电集成块组(32a)的输出端相连接,并将其输出的信号(SID1、SID2)处理成长度的数字量(Ld);微处理机(8)接收测宽装置(31)及测长装置(32)输出的宽度大值脉冲数(PBmax)、宽度小值脉冲数(PBmin)、斜率脉冲数(PT)及长度数字量(Ld),并根据它们计算出面积值(S),并通过将该面积值(S)与各券别面积的比较判断出券别或判断成连张或残券。
2、根据权利要求1所述的点钞出纳机,其特征在于:在所述外壳(1)的上方具有下钞斗入口(1a),前方为出钞口(1b),其一侧具有一个合页板(1c),该板内面上设有显示器(9a-c)及键盘(10),显示器包括输入数据及输出数据对话显示器(9a)、状态显示器(9b)及人民币券另及张数显示器(9c),在该侧机壳上还设有打印纸出口(1d),在另一侧上设有电源接口、通讯接口及网络服务接口。
3、根据权利要求1所述的点钞出纳机,其特征在于:所述入钞部分(2)由偏心轮(2a)、阻力胶片(2b)、捻钞轮(2c)及接入钞传感器(2d)组成;所述伪钞识别部分(4)是一个传感器,它发出紫外光并接收反射光,再将代表反射光通量大小的信号输入微处理机(8);所述控钞部分(5)由主控钞轮(5a)及从控钞轮(5b)组成;所述输钞及接钞部分(6)由输送带(6a)、挡钞器(6b)、接钞接板(6c)及接钞传感器(6d)组成;所述电机及传动中分(7)由电动机(7a)、传动带(7b、7c)及光电隔离继电器(7d)组成,用以传动捻钞轮、控钞轮及输送带。
4、根据权利要求1所述的点钞出纳机,其特征在于:所述测宽光电开关组(31a)是由沿水平方向隔开布置的两对光电开关组成的,每对光电开关包括一个光发射管及一个光接收管;所述测长光电集成块组(32a)是由沿水平方向隔开布置的两对光电集成块组成的,每个光电集成块包括一个光发射管集成块及一个光接收管集成块,每个集成块由二行水平方向错开布置的多个光发射管或光接收管以集成方式构成。
5、根据权利要求1所述的点钞出纳机,其特征在于:所述测宽电路(31c)接收一个测宽光电开关输出的信号(SLD1),该信号通过一个反相器(7414a)及或门(7432)一方面与一个三态缓冲器(373c)相连接,另一方面通过非门(04)连接到异步计数器(LS393)的启动端,该异步计数器的输入端通过码盘光电脉冲滤波放大器(FA)及整形电路(AD7542)接收码盘(31b)输出的光电脉冲信号,另一测宽光电开关输出的信号(SLD2)通过另一反相器(7414b)及与门(7408)将缓冲器(373b)打开,使它接收异步计数器(LS393)发来的脉冲数,并且通过或门(7432)及与门(7408)控制触发器(7474),其输出接缓冲器(373a),此外该或门及与门直接与另一缓冲器(373d)的输入端相连接,微处理机(8)分别从各缓冲器(373a-d)读入斜度脉冲数(PT)、宽度小值脉冲数(PBmin)、宽度大值脉冲数(PBmax)及状态信号(ST)。
6、根据权利要求1所述的点钞出纳机,其特征在于:所述测长光电集成块组(32a)中的每个光电开关输出三种电平值,即无钞时输出低电平,单张时输出中电平,叠张时输出高电平。
7、根据权利要求1所述的点钞出纳机,其特征在于:所述测长光电集成块组(32a)中的多个光电开关输出的信号(SID1,SID2)分别地接到多个A/D转换器(A/D1-10)的输入端上,其输出端通过缓冲器(373f)输出到微处理机(8),并且微处理机(8)通过另一缓冲器(373e)对A/D转换器(A/D1-10)中的每个地址进行访问,以获得缓冲器(373f)输出的长度数字量(Ld)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于于涛,未经于涛许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/95109787.3/1.html,转载请声明来源钻瓜专利网。