[发明专利]鼠标器杂讯免疫电路无效
申请号: | 95121344.X | 申请日: | 1995-12-19 |
公开(公告)号: | CN1085357C | 公开(公告)日: | 2002-05-22 |
发明(设计)人: | 吴裕焜 | 申请(专利权)人: | 华隆微电子股份有限公司 |
主分类号: | G06F3/033 | 分类号: | G06F3/033 |
代理公司: | 上海专利商标事务所 | 代理人: | 张政权 |
地址: | 台湾省新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 鼠标器 杂讯 免疫 电路 | ||
本发明涉及一种鼠标器杂讯免疫电路,主要为以可编程逻辑阵列配合寄存器及解码器构成一可供过滤鼠标器不当杂讯脉冲的处理电路,且其送出的时序信号及向上/向下计数信号的时序为相互隔开而不致过于紧密,改善传统杂讯免除电路可能造成后续计数器误动作或动作错乱的问题,为一较具实用性的鼠标器杂讯免疫电路。
现今鼠标器应用于电脑的输入方面,已为一相当普遍的输入装置,其可自由地于屏幕画面上左、右、上、下移动,并可藉其本身的功能键简便地触发相应功能,使输入作业相形简化及更具亲和性,其实际效益不容忽视。
然由于鼠标器内部用以检测方位移动的构造上,概为以光学或半光学方式,以两组分别检测X、Y轴移动量及移动方向的传感器测得,并合成为游标移动信号,但众所周知的是,该种光学或半光学感应方式即容易因外来干扰而产生不当脉冲,以致令鼠标器产生误判或误动作,相形之下即造成使用上的困扰与不便现象,而该种杂讯脉冲的表现型式上,即如图1所示,以下即仅以鼠标器X轴的两组信号X1、X2说明,其中,图1a中即典型X1波形领先X2波形的信号(表示正方向移动),由X1、X2两者的相位差,即可检测出移动方向,利用波形的快慢变化,即可检测出移动速度,而在图1b中,为表示X轴先正向移动再立刻反向移动的波形,由X1波形先行领先X2波形,然后再转变为X2波形领先X1波形的信号,在图1c中,即表示在X1、X2产生不规则杂讯突波或脉冲的情形,而此种杂讯即造成后续电路的误判或动作错误,而针对鼠标器易误动作的缺点,即有所谓的鼠标器杂讯免除处理电路应市,如本申请人所有台湾专利第七九二0六0二一号“电脑滑鼠省电自动控制装置”,其内容即揭示一种含有鼠标器杂讯免除取样线路的控制电路,该杂讯免除电路的构造及相应波形即如图2、3所示,在图2的电路构造上,即在图面左侧的两移动信号X1、X2输入后,即分别经两级串接的触发器11、12、21、22,而依次在各级输出端形成具有延迟作用效果的X11、X12、X21、X22信号,亦即形成如图3该介于X11、X12与X21、X22信号之间形成一固定的相位延迟作用,用以达到消除杂讯的效果,而前述两两信号即经图2的或非门XOR13、23合成后,再由图面右方的电路进行处理而形成可供送入后续计数器的时序信号XCK,并由该X11及X22信号端点引出信号经另一或非门XOR30以合成为向上/向下计数信号XUP(用以供后续计数器进行向上或向下计数动作,高电位代表向上计数,低电位代表向下计数),利用上述该时序信号XCK及向上/向下计数信号XUP,达到使后续计数器相应动作,以获得处理鼠标器信号的效果。
由于前述构造设计的限制,该合成的时序信号XCK及向上/向下计数信号XUP的波形如图3所示,该向上/向下计数信号XUP为形成于X11前沿与X22前沿之间,而各组时序信号XCK则分别由X11、X12或X21、X22间的相位差产生,由图面中可清楚看出,该X11信号前沿即同时触发向上/向下计数信号XUP及形成第一个时序信号XCK,而X22信号的前沿亦同时导致该向上/向下计数信号XUP及第二个时序信号XCK终止,亦即该向上/向下计数信号XUP及时序信号XCK的波形边沿极为接近,此举,在该两信号送入至后续计数器进行计数动作时,即可能因两信号时序的不当延迟或异常原因,造成计数错乱问题,故以该种时序过于紧密的波形特性,即造成错误率提高及稳定性不良等问题,当有予以改进的必要。
本发明的目的在于提供一种可抑制杂讯、且后续计数器动作准确、不产生误动作的鼠标器杂讯免疫电路。
本发明所提供的鼠标器杂讯免疫电路,包括:
对由鼠标器输入的X、Y轴向移动信号进行缓冲与寄存的多个输入触发器(51-54);
对所述X、Y轴向移动信号进行动作模式判断以滤除杂讯的多个可编程逻辑阵列(61、62),所述可编程逻辑阵列(61、62)包括连接到所述输入触发器(51-54)输出端的输入端(I1、I2)、向上/向下计数输入端(UP1)、向上/向下计数输出端(UPO)、回授输入端(QI)及输出端(QO);
连接至可编程逻辑阵列(61、62)输出端(QO)的多个输出触发器(71-74,81-84),所述输出触发器(71-74,81-84)的输出端连接到可编程逻辑阵列(61、62)的回授输入端(QI);
连接至输出触发器(73、74、83、84)的输出端,用以输出代表X、Y轴向的时序输出信号(XCK、YCK)的逻辑门(91-94);
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华隆微电子股份有限公司,未经华隆微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/95121344.X/2.html,转载请声明来源钻瓜专利网。