[发明专利]数字多路通信按支流复接方法及其超复接器无效

专利信息
申请号: 97105820.2 申请日: 1997-04-17
公开(公告)号: CN1196620A 公开(公告)日: 1998-10-21
发明(设计)人: 严尔林 申请(专利权)人: 严尔林
主分类号: H04J3/00 分类号: H04J3/00;H04J3/02
代理公司: 暂无信息 代理人: 暂无信息
地址: 257025 山东省东营*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 数字 通信 支流 方法 及其 超复接器
【权利要求书】:

1.一种数字多路通信按支流复接方法,其特征是将各支流信息在同步复接时钟控制下进行排队,先写入第1支流整个2048k比特(256字节,1帧)再写入第2支流整个2048k比特,以此类推,最后写入第64支流整个2048k比特,具体复接过程是各支流先经HDB3解码器解码,转换成设备内的NRZ码,然后在2048KHz主时钟控制下写入各自的缓冲寄存器,在同步复接时钟139264KHz控制下读出,再在各支流的时间发生器控制下进入各自的排队器排队,各支流在合路器中占据复接帧中各自的1行,输出时进经AMI编码器编为AMI码,分接过程与此相反,复接过的信息先经AMI解码器解码,转换成设备内的NRZ码,通过分路器各支流分路,再在2048KHz主时钟及各支流相应的时间发生器控制下恢复出原支流信息,最后经HDB3编码后输出。

2.一种数字多路通信按支流复接方法所用的超复接器,其特征是:复接时,由解码器、缓冲寄存器、排队器、时间发生器、控制器、主时钟、同步复接时钟、复接合路器和编码器组成,解码器连接缓冲寄存器,缓冲寄存器连接排队器,排队器连接合路器,合路器连接编码器,主时钟连接各解码器、缓冲寄存器,复接时钟连接各缓冲寄存器、排队器、合路器、编码器;分接时,将编码器改为解码器,解码器改为编码器,复接输出合路器改为分接输入分路器,省去排队器,其它不变。

3.根据权利要求2所述的数字通信按支流复接方法所描述的超复接器,其特征是帧结构采用矩形结构,每帧64行,34列,第1.2列为开销,共128字节,第3~34列为各支流信息,每行包容一支流信息,每帧固定周期为125μs,速率为139.264Mb/s。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于严尔林,未经严尔林许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/97105820.2/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top